基于演化硬件的实时容错机制研究
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-15页 |
| 1.1 研究背景及意义 | 第8-9页 |
| 1.2 国内外研究现状 | 第9-11页 |
| 1.3 演化硬件的研究热点 | 第11-13页 |
| 1.4 本文的主要工作和章节安排 | 第13-15页 |
| 2 演化硬件简介 | 第15-28页 |
| 2.1 基本原理 | 第15-16页 |
| 2.2 演化方式 | 第16-17页 |
| 2.3 演化算法 | 第17-22页 |
| 2.3.1 遗传算法 | 第17-21页 |
| 2.3.2 演化策略 | 第21-22页 |
| 2.4 演化平台 | 第22-27页 |
| 2.4.1 数字电路演化平台 | 第22-24页 |
| 2.4.2 模拟电路演化平台 | 第24-26页 |
| 2.4.3 虚拟可重构电路 | 第26-27页 |
| 2.5 本章小结 | 第27-28页 |
| 3 动态自适应CGP算法 | 第28-40页 |
| 3.1 笛卡尔遗传编码 | 第28-31页 |
| 3.1.1 传统CGP编码方法 | 第28-30页 |
| 3.1.2 扩展CGP编码方法 | 第30-31页 |
| 3.2 动态自适应CGP算法分析 | 第31-36页 |
| 3.2.1 自适应CGP | 第32-34页 |
| 3.2.2 动态适应度评估 | 第34-35页 |
| 3.2.3 算法流程 | 第35-36页 |
| 3.3 实验分析 | 第36-39页 |
| 3.3.1 实验参数设置 | 第36-37页 |
| 3.3.2 四位奇偶校验器实验 | 第37-38页 |
| 3.3.3 二位乘法器实验 | 第38-39页 |
| 3.4 本章小结 | 第39-40页 |
| 4 基于演化硬件的实时容错机制 | 第40-59页 |
| 4.1 容错系统基本知识 | 第40-41页 |
| 4.2 常用容错技术介绍 | 第41-44页 |
| 4.2.1 三模冗余容错技术 | 第41-42页 |
| 4.2.2 自重构容错技术 | 第42-43页 |
| 4.2.3 修复容错技术 | 第43-44页 |
| 4.3 实时容错系统 | 第44-51页 |
| 4.3.1 系统框架 | 第44-45页 |
| 4.3.2 故障检测 | 第45-46页 |
| 4.3.3 静态配置库 | 第46-47页 |
| 4.3.4 基于相似性的修复技术 | 第47-48页 |
| 4.3.5 实时性约束 | 第48-49页 |
| 4.3.6 算法流程 | 第49-51页 |
| 4.4 实验分析 | 第51-58页 |
| 4.4.1 故障注入模型 | 第51-52页 |
| 4.4.2 故障注入接口 | 第52-53页 |
| 4.4.3 实验参数设置 | 第53页 |
| 4.4.4 实验结果分析 | 第53-58页 |
| 4.5 本章小结 | 第58-59页 |
| 结论 | 第59-61页 |
| 参考文献 | 第61-66页 |
| 攻读硕士学位期间发表学术论文情况 | 第66-67页 |
| 致谢 | 第67-68页 |