多核处理器在机载雷达实时信号处理的工程应用
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-18页 |
1.1 研究的背景与意义 | 第16页 |
1.2 国内外研究以及发展现状 | 第16-17页 |
1.3 本文主要内容及章节安排 | 第17-18页 |
第二章 信号处理平台总体设计 | 第18-22页 |
2.1 系统需求分析 | 第18-20页 |
2.2 信号处理算法设计 | 第20-21页 |
2.3 本章总结 | 第21-22页 |
第三章 高速接口实现 | 第22-38页 |
3.1 高速接口PCIe | 第22-29页 |
3.1.1 PCIe总线介绍 | 第22-24页 |
3.1.2 PCIe地址转换机制 | 第24-27页 |
3.1.3 PCIe互联设计与实现 | 第27-29页 |
3.2 高速串行接口SRIO | 第29-36页 |
3.2.1 SRIO总线介绍 | 第29-31页 |
3.2.2 SRIO功能性操作 | 第31-34页 |
3.2.3 SRIO互联设计与实现 | 第34-36页 |
3.3 本章总结 | 第36-38页 |
第四章 多核同步与缓存管理研究 | 第38-52页 |
4.1 硬件信号量 | 第38-41页 |
4.1.1 硬件信号量介绍 | 第38-40页 |
4.1.2 硬件信号量软件设计方法 | 第40-41页 |
4.2 多核任务分配 | 第41-45页 |
4.3 高速缓存cache | 第45-51页 |
4.3.1 cache介绍 | 第46-49页 |
4.3.2 cache的使用 | 第49-50页 |
4.3.3 优化cache性能的方法 | 第50-51页 |
4.4 本章总结 | 第51-52页 |
第五章 程序加载与模式切换实现 | 第52-64页 |
5.1 程序加载实现 | 第52-55页 |
5.1.1 Bootloader介绍 | 第52页 |
5.1.2 SPI boot模式 | 第52-55页 |
5.2 模式切换在硬件平台上的具体实现 | 第55-62页 |
5.3 本章总结 | 第62-64页 |
第六章 总结与展望 | 第64-66页 |
参考文献 | 第66-68页 |
致谢 | 第68-70页 |
作者简介 | 第70-71页 |