首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文--磁存贮器及其驱动器论文

SATA2.0硬盘数据加解密系统设计与实现

摘要第1-5页
ABSTRACT第5-15页
第一章 概述第15-20页
   ·课题研究背景及意义第15-17页
     ·信息安全概述第15页
     ·PATA 接口硬盘向SATA 接口硬盘的演进第15-16页
     ·硬盘安全意义第16-17页
   ·硬盘加解密课题的引出第17-18页
     ·硬盘加密技术第17-18页
     ·密码算法概述第18页
   ·论文结构安排第18-20页
第二章 SATA2.0 协议分析第20-40页
   ·SATA2.0 协议简介第20页
   ·物理层协议第20-23页
   ·链路层协议第23-27页
     ·原语类型第23-25页
       ·CONT 原语第24页
       ·ALIGN 原语第24-25页
     ·原语交互过程第25页
     ·8B/10B 编码方案第25-26页
     ·CRC 校验第26-27页
     ·扰码第27页
   ·传输层协议第27-28页
   ·应用层协议第28-38页
     ·PIO 读命令协议(PIO data-in protocol)第28-30页
     ·PIO 写命令协议(PIO data-out protocol)第30-31页
     ·DMA 读命令协议(DMA data-in protocol)第31-32页
     ·DMA 写命令协议(DMA data-out protocol)第32-33页
     ·命令队列协议第33-38页
       ·命令队列协议概述第33页
       ·并行ATA 命令队列协议第33页
       ·SATA 原生命令队列协议第33-38页
   ·本章小结第38-40页
第三章 基于AES 的密码算法研究第40-51页
   ·密码学概述第40-42页
     ·非对称密码算法第40-41页
     ·对称密码算法第41-42页
       ·ECB 模式加密算法第41-42页
       ·CBC 模式加密算法第42页
   ·AES 算法概述第42-49页
     ·字节替换(Substitute Bytes)第44-45页
     ·行移位(Shift Rows)第45-46页
     ·列混合(Mix Columns)第46-47页
     ·轮密钥加(Add Round Keys)第47页
     ·轮密钥产生(Round Key Generate)第47-49页
   ·基于ECB 模式AES 算法第49页
   ·基于CBC 模式AES 算法第49-51页
第四章 SATA 硬盘数据加解密系统第51-59页
   ·系统逻辑框图第51-52页
   ·系统总体架构第52-53页
   ·PPK 模块第53页
   ·发送控制模块第53-54页
   ·数据通路第54-59页
     ·密钥加载第54-55页
     ·非加解密数据路由第55-56页
     ·加解密数据路由第56-59页
第五章 SATA 硬盘数据加解密数据通路设计第59-91页
   ·物理接口单元模块(PIU)第59-62页
     ·Rx_Ctl 模块第59页
     ·Scrambler 模块第59-61页
     ·PIU 模块仿真结果第61-62页
   ·接收判断模块(RE)第62-71页
     ·数据原语判断模块(PDE)第62-65页
       ·数据判断模块(DE)第62-63页
       ·PTE 模块第63-65页
     ·ALIGN 原语处理模块第65-67页
       ·ALIGN 原语插入CRC 和EOF 原语之间第65-66页
       ·ALIGN 原语插入SOF 原语后第66-67页
     ·解扰模块(DS)第67页
     ·CRC 校验模块第67-70页
     ·接收判断模块仿真结果第70-71页
   ·数据处理模块模块(DPM)第71-83页
     ·CRC 去除模块(CRC RM)第72-73页
     ·加解密信号指示产生模块(Encp_Decp Gen)第73-78页
       ·Non-NCQ Gen第74-76页
       ·NCQ Gen第76-78页
     ·路由模块(Routing)第78-79页
     ·CRC 产生模块(CRC Gen)第79页
     ·FIFO 模块(RS_FIFO)第79-80页
     ·数据处理模块仿真结果第80-83页
   ·发送接口引擎模块(SIE)第83-89页
     ·FIFO第83页
     ·组帧模块(BFM)第83-86页
     ·CONT Scrambler 设计第86-87页
     ·发送接口引擎模块仿真结果第87-89页
   ·Timer 模块第89-90页
   ·错误处理第90页
   ·本章小结第90-91页
第六章 硬盘加密算法实现与系统测试第91-107页
   ·可配置模式(ECB 和CBC)AES 算法实现第91-98页
     ·功能描述第91页
     ·功能实现第91-93页
     ·接口信号第93页
     ·功能仿真第93-96页
       ·ECB 模式 AES 算法功能验证第93-95页
       ·CBC 模式 AES 算法功能验证第95-96页
     ·可配置模式AES 算法性能分析第96-98页
   ·系统FPGA 测试环境第98页
   ·系统FPGA 硬件测试平台第98-101页
   ·系统测试方法第101页
   ·系统测试结果及分析第101-106页
     ·系统功能正确性测试第101-104页
     ·系统性能测试第104-106页
   ·本章小结第106-107页
第七章 总结和展望第107-109页
   ·总结第107页
   ·展望第107-109页
致谢第109-110页
参考文献第110-112页
个人简历、在学期间的研究成果及发表的学术论文第112-113页

论文共113页,点击 下载论文
上一篇:USB2.0设备端研究及通信硬件平台设计
下一篇:SATA2.0加解密接口芯片控制模块的设计与实现