摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 课题研究背景 | 第10-12页 |
1.1.1 电能质量问题 | 第10-11页 |
1.1.2 配网电压质量问题的原因及危害 | 第11-12页 |
1.2 改善配网电压质量的方法 | 第12页 |
1.3 动态电压调节装置的研究现状 | 第12-13页 |
1.4 本文研究的主要内容 | 第13-16页 |
第二章 配网动态电压调节装置主电路结构及逆变器控制技术 | 第16-34页 |
2.1 配网动态电压调节装置的基本工作原理 | 第16-18页 |
2.2 配网动态电压调节装置的主电路拓扑结构分析 | 第18-24页 |
2.2.1 直流储能单元 | 第18-19页 |
2.2.2 逆变单元拓扑结构 | 第19-22页 |
2.2.3 滤波器 | 第22-23页 |
2.2.4 耦合电路 | 第23-24页 |
2.3 配网动态电压调节装置多电平逆变技术的研究 | 第24-28页 |
2.3.1 多电平逆变单元的拓扑结构 | 第24-26页 |
2.3.2 级联多电平逆变单元的工作原理 | 第26-28页 |
2.4 级联型多电平逆变单元的PWM调制技术 | 第28-32页 |
2.5 本章小结 | 第32-34页 |
第三章 配网动态电压调节装置控制策略的研究 | 第34-52页 |
3.1 PWM整流单元控制方法 | 第34-37页 |
3.1.1 电流跟踪控制 | 第34-36页 |
3.1.2 直流电压控制 | 第36-37页 |
3.1.3 PWM整流单元双环控制系统 | 第37页 |
3.2 电压检测方法 | 第37-46页 |
3.2.1 基于瞬时无功功率理论的三相电压检测法 | 第38-39页 |
3.2.2 单相电压变动检测法 | 第39-46页 |
3.3 电压补偿策略 | 第46-49页 |
3.3.1 完全电压补偿法 | 第46-47页 |
3.3.2 同相电压补偿法 | 第47-48页 |
3.3.3 最小能量补偿法 | 第48-49页 |
3.4 本章小结 | 第49-52页 |
第四章 配网动态电压调节装置的设计与仿真分析 | 第52-72页 |
4.1 10kV配网动态电压调节装置的主电路设计 | 第52-58页 |
4.1.1 10kV配网动态电压调节装置的主电路拓扑结构 | 第52-53页 |
4.1.2 H桥级联模块数目的设计 | 第53页 |
4.1.3 逆变单元输出侧滤波器的设计 | 第53-54页 |
4.1.4 三相PWM整流单元的设计 | 第54-58页 |
4.2 0.4kV配网动态电压调节装置的主电路设计 | 第58-59页 |
4.2.1 0.4kV配网动态电压调节装置的主电路拓扑结构 | 第58页 |
4.2.2 H桥级联模块数目的设计 | 第58页 |
4.2.3 逆变单元输出侧滤波器的设计 | 第58-59页 |
4.2.4 单相PWM整流单元的设计 | 第59页 |
4.3 配网动态电压调节装置的控制方式 | 第59-63页 |
4.3.1 前馈控制方式 | 第59-62页 |
4.3.2 复合控制方式 | 第62-63页 |
4.4 配网动态电压调节装置的仿真分析 | 第63-71页 |
4.4.1 10kV电压调节装置的仿真建模 | 第64-68页 |
4.4.2 0.4kV电压调节装置的仿真建模 | 第68-71页 |
4.5 本章小结 | 第71-72页 |
第五章 DVR装置样机的设计及实验研究 | 第72-86页 |
5.1 实验装置的整体结构 | 第72页 |
5.2 实验装置的硬件设计 | 第72-77页 |
5.2.1 主电路设计 | 第72-74页 |
5.2.2 采样电路设计 | 第74-75页 |
5.2.3 控制电路设计 | 第75-77页 |
5.3 装置控制系统的软件设计 | 第77-81页 |
5.3.1 DSP程序设计 | 第77-78页 |
5.3.2 FPGA程序设计 | 第78-79页 |
5.3.3 CPLD程序设计 | 第79-80页 |
5.3.4 上位机程序设计 | 第80-81页 |
5.4 样机调试实验与分析 | 第81-84页 |
5.4.1 系统电压长时间偏低实验 | 第81-82页 |
5.4.2 系统电压短时变动实验 | 第82-83页 |
5.4.3 谐波电压补偿实验 | 第83-84页 |
5.5 本章小结 | 第84-86页 |
第六章 结论与展望 | 第86-88页 |
6.1 结论 | 第86-87页 |
6.2 展望 | 第87-88页 |
致谢 | 第88-90页 |
参考文献 | 第90-94页 |
附录 | 第94页 |