摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第8-11页 |
1.1 课题研究的背景和意义 | 第8页 |
1.2 本领域研究现状及本文创新点 | 第8-9页 |
1.3 论文的主要内容 | 第9-10页 |
1.4 论文结构安排 | 第10-11页 |
2 PCI总线简介及其接口方案的选择 | 第11-24页 |
2.1 计算机总线常见结构及其性能的比较 | 第11-12页 |
2.2 PCI总线概述 | 第12-18页 |
2.2.1 PCI总线系统结构 | 第12-13页 |
2.2.2 PCI总线信号定义 | 第13-14页 |
2.2.3 PCI总线操作时序 | 第14-16页 |
2.2.4 PCI总线仲裁 | 第16-17页 |
2.2.5 PCI总线的电气特性 | 第17-18页 |
2.3 PCI总线接口设计方案及接口芯片选择 | 第18-21页 |
2.3.1 PCI总线接口设计方案 | 第18-19页 |
2.3.2 PCI总线接口芯片的选择 | 第19-21页 |
2.4 串行通信协议简介 | 第21-23页 |
2.5 本章小结 | 第23-24页 |
3 多串口通信卡硬件电路设计 | 第24-38页 |
3.1 总体方案设计及技术指标 | 第24-25页 |
3.1.1 技术指标 | 第24页 |
3.1.2 总体方案设计 | 第24-25页 |
3.2 PCI接口模块 | 第25-27页 |
3.2.1 OXu PCI954与PCI总线接口模块 | 第25页 |
3.2.2 Quad UARTs接口模块 | 第25页 |
3.2.3 EEPROM模块 | 第25-27页 |
3.3 扩展模块 | 第27-29页 |
3.4 RS232、RS422/485接口模块 | 第29-32页 |
3.4.1 RS232接口模块 | 第29-30页 |
3.4.2 RS422/485接口模块 | 第30-32页 |
3.5 逻辑控制模块 | 第32-33页 |
3.6 电气隔离模块 | 第33-35页 |
3.7 外围功能模块 | 第35-36页 |
3.7.1 时钟电路 | 第35页 |
3.7.2 保护电路 | 第35-36页 |
3.8 PCB设计要求及注意事项 | 第36-37页 |
3.8.1 PCB设计要求 | 第36-37页 |
3.8.2 PCB设计注意事项 | 第37页 |
3.9 本章小结 | 第37-38页 |
4 多串口通信卡驱动程序的设计 | 第38-49页 |
4.1 WDM驱动程序模型 | 第39-40页 |
4.2 WDM驱动程序的主要功能 | 第40-41页 |
4.3 PCI设备驱动程序开发工具 | 第41-42页 |
4.4 基于Driver Studio的PCI总线设备驱动程序的开发 | 第42-47页 |
4.4.1 基于Driver Studio的驱动开发环境的建立 | 第42-43页 |
4.4.2 Driver Wizard生成驱动程序框架 | 第43-45页 |
4.4.3 驱动程序的核心例程 | 第45-47页 |
4.5 驱动程序的调试 | 第47-48页 |
4.6 本章小结 | 第48-49页 |
5 系统测试及验证 | 第49-54页 |
5.1 静态调试 | 第49页 |
5.2 上电调试 | 第49-50页 |
5.3 功能调试 | 第50-53页 |
5.3.1 RS232通道功能测试 | 第50-52页 |
5.3.2 RS485通道功能测试 | 第52-53页 |
5.4 本章小结 | 第53-54页 |
结论 | 第54-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-58页 |
攻读学位期间的研究成果 | 第58页 |