首页--工业技术论文--无线电电子学、电信技术论文--无线通信论文

65nm CMOS E-band频率综合器研究与设计

摘要第6-8页
Abstract第8-9页
第一章 绪论第12-21页
    1.1 研究背景第12-13页
    1.2 CMOS毫米波集成电路发展前景第13-14页
    1.3 CMOS毫米波频率综合器研究现状第14-19页
    1.4 本论文的研究内容第19-20页
    1.5 本论文的组织架构第20-21页
第二章 E-band频率综合器系统参数设计第21-35页
    2.1 频率综合器概述第21-24页
    2.2 锁相环相位噪声分析第24-27页
    2.3 频率综合器结构和指标设计第27-32页
    2.4 频率综合器环路参数设计第32-35页
第三章 E-band压控振荡器设计第35-59页
    3.1 振荡器原理介绍第35-37页
    3.2 相位噪声分析第37-41页
    3.3 毫米波片上无源器件设计第41-47页
        3.3.1 电感的选取与优化第41-43页
        3.3.2 可变电容的选取与优化第43-45页
        3.3.3 变压器的设计与优化第45-47页
    3.4 71-76GHz压控振荡器设计第47-54页
        3.4.1 电路设计第47-52页
        3.4.2 版图设计和仿真结果第52-54页
    3.5 81-86GHz压控振荡器设计第54-56页
        3.5.1 电路设计第54-55页
        3.5.2 版图设计和仿真结果第55-56页
    3.6 用于单独测试的VCO设计第56-58页
    3.7 压控振荡器性能对比第58-59页
第四章 E-band分频链路设计第59-74页
    4.1 分频链路规划第59-60页
    4.2 E-band注入锁定分频器设计第60-65页
        4.2.1 注入锁定分频器概述第60-62页
        4.2.2 71-76GHz注入锁定分频器设计第62-64页
        4.2.3 81-86GHz注入锁定分频器设计第64-65页
    4.3 动态CML四分频器设计第65-70页
        4.3.1 动态分频器概述第66-68页
        4.3.2 动态CML四分频器设计和后仿真结果第68-70页
    4.4 静态CML分频器链设计第70-74页
        4.4.1 静态分频器概述第70-72页
        4.4.2 静态CML分频器链设计第72-74页
第五章 鉴频鉴相器和电荷泵设计第74-79页
    5.1 鉴频鉴相器(PFD)设计第74-75页
    5.2 电荷泵(Charge Pump)设计第75-77页
    5.3 鉴频鉴相器和电荷泵联合仿真结果第77-79页
第六章 频率综合器版图设计和后仿真结果第79-85页
    6.1 频率综合器版图设计第79-81页
    6.2 频率综合器后仿真结果第81-85页
第七章 总结与展望第85-88页
    7.1 总结第85-87页
    7.2 工作展望第87-88页
参考文献第88-95页
作者在攻读硕士学位期间发表的论文、专利等情况第95-96页
致谢第96页

论文共96页,点击 下载论文
上一篇:建设银行QX支行员工绩效考评研究
下一篇:淮河流域面源污染特征分析与控制策略研究