摘要 | 第5-6页 |
abstract | 第6页 |
第一章 绪论 | 第9-13页 |
1.1 课题背景与研究意义 | 第9-10页 |
1.2 国内外研究现状及发展趋势 | 第10-12页 |
1.3 该论文的框架结构安排 | 第12-13页 |
第二章 毫米波雷达射频前端理论介绍和指标分析 | 第13-27页 |
2.1 雷达的结构和制式 | 第13-16页 |
2.1.1 调频连续波雷达的原理 | 第14-16页 |
2.2 毫米波雷达射频前端的基本组成部分 | 第16-21页 |
2.2.1 发射机链路介绍 | 第16-17页 |
2.2.2 接收机链路介绍 | 第17-20页 |
2.2.3 频率源主要技术介绍 | 第20-21页 |
2.3 毫米波雷达的技术指标介绍 | 第21-25页 |
2.3.1 接收机灵敏度 | 第21-22页 |
2.3.2 接收机的噪声系数 | 第22页 |
2.3.3 接收机的动态范围 | 第22-23页 |
2.3.4 接收机的功率线性度 | 第23-24页 |
2.3.5 发射机链路技术指标 | 第24-25页 |
2.4 射频前端系统指标 | 第25-26页 |
2.5 本章小结 | 第26-27页 |
第三章 射频前端电路设计和器件选择 | 第27-56页 |
3.1 毫米波雷达整机框架介绍 | 第27-28页 |
3.2 发射机链路的设计 | 第28-38页 |
3.2.1 倍频芯片选择和电路的设计 | 第29-31页 |
3.2.2 Ka波段带通滤波器的设计 | 第31-32页 |
3.2.3 功率放大芯片选择和电路设计 | 第32-33页 |
3.2.4 有滤波功能的功率分配器的设计 | 第33-36页 |
3.2.5 发射机链路仿真 | 第36-38页 |
3.3 接收机链路的设计 | 第38-45页 |
3.3.1 功率放大芯片选择和电路设计 | 第39-40页 |
3.3.2 低噪声放大器芯片选择和电路设计 | 第40-42页 |
3.3.3 混频芯片选择和电路设计 | 第42-44页 |
3.3.4 接收机链路仿真 | 第44-45页 |
3.4 中频信号处理电路设计 | 第45-52页 |
3.4.1 低噪声放大器芯片选择和电路设计 | 第46页 |
3.4.2 自动增益控制电路设计 | 第46-52页 |
3.5 总电源模块设计 | 第52-53页 |
3.6 射频前端腔体设计 | 第53-55页 |
3.7 本章小结 | 第55-56页 |
第四章 电路的实现及测试 | 第56-68页 |
4.1 测试环境介绍 | 第56-57页 |
4.2 射频前端装配流程介绍 | 第57页 |
4.3 金丝键合技术 | 第57-58页 |
4.4 收发机链路测试 | 第58-65页 |
4.4.1 发射机链路测试 | 第59-61页 |
4.4.2 接收机链路测试 | 第61-62页 |
4.4.3 中频电路测试 | 第62-64页 |
4.4.4 接收链路接收灵敏度测试 | 第64-65页 |
4.5 整机外场测试 | 第65-67页 |
4.6 本章小结 | 第67-68页 |
第五章 超宽带滤波器的设计 | 第68-75页 |
5.1 超宽带宽上边带抑制高选择性多阶带通滤波器设计 | 第68-72页 |
5.2 超宽带带通滤波器 | 第72-74页 |
5.3 本章小结 | 第74-75页 |
第六章 总结与展望 | 第75-76页 |
6.1 论文总结 | 第75页 |
6.2 问题分析与改进 | 第75-76页 |
致谢 | 第76-77页 |
参考文献 | 第77-79页 |