卫星通信中LDPC编译码研究与实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
1. 绪论 | 第9-17页 |
·数字通信系统与信道编码 | 第9-12页 |
·Shannon信道编码定理 | 第11-12页 |
·LDPC码的发展与现状 | 第12-15页 |
·本文研究背景和目的 | 第15-16页 |
·行文结构安排 | 第16-17页 |
2. LDPC码 基本理论 | 第17-28页 |
·线性分组码 | 第17页 |
·LDPC码 简介 | 第17-21页 |
·LDPC码的矩阵表示 | 第18页 |
·LDPC码的Tanner图表示 | 第18-19页 |
·LDPC码的度数分布表示 | 第19页 |
·Tanner图中循环 | 第19-21页 |
·LDPC码的分类 | 第21-22页 |
·规则LDPC码和非规则LDPC码 | 第21-22页 |
·二进制LDPC码和多进制LDPC码 | 第22页 |
·LDPC码的构造 | 第22-26页 |
·Gallager构造法 | 第23-24页 |
·比特填充构造法 | 第24页 |
·PEG构造法 | 第24-25页 |
·准循环构造法 | 第25-26页 |
·本章小结 | 第26-28页 |
3. LDPC编 码算法研究与设计实现 | 第28-42页 |
·LDPC码的编码算法 | 第28-31页 |
·基于高斯消去的编码算法 | 第28页 |
·基于近似下三角矩阵的编码 | 第28-29页 |
·准循环编码算法 | 第29-31页 |
·QC-LDPC码编码器的FPGA实现 | 第31-39页 |
·QC-LDPC码的码型选择 | 第31-32页 |
·QC-LDPC码编码器设计 | 第32-39页 |
·编码器性能分析 | 第39-40页 |
·本章小结 | 第40-42页 |
4. LDPC译码算法 | 第42-58页 |
·硬判决比特翻转算法 | 第42-43页 |
·和积译码算法 | 第43-48页 |
·概率域的和积算法 (SPA) | 第44-47页 |
·对数域的和积算法 (LLR-SPA) | 第47-48页 |
·最小和算法 (MIN-SPA) | 第48-49页 |
·最小和算法的优化 | 第49-52页 |
·译码算法性能仿真 | 第52-54页 |
·归一化最小和算法定点化研究 | 第54-56页 |
·本章小结 | 第56-58页 |
5. LDPC码译码器的设计实现 | 第58-69页 |
·译码器架构选择 | 第58页 |
·LDPC译码器设计 | 第58-62页 |
·数据优化储存 | 第58-59页 |
·译码器总体结构设计 | 第59-61页 |
·译码器工作流程 | 第61-62页 |
·译码器核心模块设计 | 第62-67页 |
·校验节点处理模块设计 | 第62-65页 |
·数据分配模块设计 | 第65-66页 |
·译码判决模块设计 | 第66-67页 |
·译码器的仿真结果及分析 | 第67-68页 |
·本章小结 | 第68-69页 |
结论 | 第69-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-78页 |
攻读硕士学位期间发表的学术论文及研究成果 | 第78页 |