| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 第一章 绪论 | 第10-16页 |
| ·研究背景与意义 | 第10-11页 |
| ·微控制器芯片设计的研究进展 | 第11-12页 |
| ·国内外微控制器研究进展 | 第11-12页 |
| ·芯片后端及低功耗设计研究进展 | 第12页 |
| ·本文主要研究内容 | 第12-16页 |
| 第二章 低功耗数字后端设计技术研究 | 第16-24页 |
| ·业界主流的集成电路数字后端设计流程方法 | 第16-18页 |
| ·低功耗设计方法学在数字后端设计中的应用 | 第18-21页 |
| ·本章小结 | 第21-24页 |
| 第三章 主控芯片整体架构及低功耗后端设计 | 第24-34页 |
| ·主控芯片整体架构 | 第24-27页 |
| ·主控芯片低功耗架构 | 第27-28页 |
| ·主控芯片低功耗设计实现 | 第28-31页 |
| ·本章小结 | 第31-34页 |
| 第四章 基于IC Compiler的主控芯片数字后端实现 | 第34-50页 |
| ·设计读入 | 第35-36页 |
| ·布局及电源规划 | 第36-39页 |
| ·宏单元摆放 | 第36-37页 |
| ·电源规划 | 第37-38页 |
| ·数模隔离 | 第38-39页 |
| ·标准单元布局 | 第39-44页 |
| ·普通标准单元布局 | 第40-43页 |
| ·功耗管理单元布局 | 第43-44页 |
| ·时钟树综合和时序、面积及功耗优化 | 第44-46页 |
| ·信号线布线和时序、面积及功耗优化 | 第46-48页 |
| ·本章小结 | 第48-50页 |
| 第五章 结果数据及验证分析 | 第50-56页 |
| ·结果数据验证 | 第50-52页 |
| ·物理验证 | 第50页 |
| ·静态时序分析 | 第50-51页 |
| ·功耗分析 | 第51-52页 |
| ·结果数据概述 | 第52-54页 |
| ·本章小结 | 第54-56页 |
| 第六章 结论与展望 | 第56-58页 |
| 参考文献 | 第58-60页 |
| 致谢 | 第60-62页 |
| 个人简历、在学期间发表的论文与研究成果 | 第62页 |