基于DSP的自动声反馈抑制器的研究与设计
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题背景及研究意义 | 第10-11页 |
| ·声反馈抑制器的发展现状和发展趋势 | 第11-13页 |
| ·发展现状 | 第11-12页 |
| ·发展趋势 | 第12-13页 |
| ·课题主要研究内容及论文结构 | 第13-14页 |
| 第二章 自动声反馈抑制器原理 | 第14-20页 |
| ·声反馈原理 | 第14-17页 |
| ·声反馈信号产生原理 | 第14页 |
| ·声反馈信号的特征 | 第14-17页 |
| ·自动声反馈抑制器设计 | 第17-18页 |
| ·本系统基本性能指标 | 第18-19页 |
| ·本章小结 | 第19-20页 |
| 第三章 系统算法及其实现 | 第20-45页 |
| ·数字均衡算法 | 第20-29页 |
| ·数字均衡器功能简述 | 第20-21页 |
| ·参量均衡器的设计 | 第21-24页 |
| ·原型法算法的提出 | 第24页 |
| ·数字滤波器的设计 | 第24-25页 |
| ·IIR二阶节在定点DSP上的实现 | 第25-29页 |
| ·自动声反馈抑制算法 | 第29-44页 |
| ·声反馈的检测和判定算法 | 第29-31页 |
| ·细化频谱分析算法——CZT算法 | 第31-36页 |
| ·声反馈的抑制算法 | 第36-37页 |
| ·陷波器方案 | 第37-44页 |
| ·本章小结 | 第44-45页 |
| 第四章 系统硬件设计 | 第45-56页 |
| ·系统硬件概述 | 第45-50页 |
| ·硬件平台 | 第45-47页 |
| ·DSP芯片 | 第47-49页 |
| ·DSP开发流程 | 第49-50页 |
| ·外围功能电路设计 | 第50-52页 |
| ·DSP时钟设计 | 第50-51页 |
| ·供电模块设计 | 第51-52页 |
| ·音频信号的采集与传输 | 第52-56页 |
| ·高保真语音编解码芯片TLV320AIC23 | 第53页 |
| ·TLV320AIC23的控制接口 | 第53-54页 |
| ·TLV320AIC23的数字音频接口 | 第54-56页 |
| 第五章 系统软件设计及优化 | 第56-76页 |
| ·DSP开发环境 | 第56页 |
| ·系统初始化程序设计 | 第56-66页 |
| ·存储空间分配和cmd文件 | 第56-58页 |
| ·中断设计 | 第58-61页 |
| ·I~2C总线连接及TLV320AIC23初始化 | 第61-62页 |
| ·McBSP的初始化 | 第62-64页 |
| ·DMA的初始化 | 第64-66页 |
| ·自动声反馈抑制的DSP实现 | 第66-75页 |
| ·系统处理时序 | 第66-68页 |
| ·软件算法流程 | 第68-69页 |
| ·数字均衡算法流程 | 第69-71页 |
| ·声反馈检判算法流程 | 第71-72页 |
| ·中断服务子程序 | 第72-73页 |
| ·算法程序的优化 | 第73-75页 |
| ·本章小结 | 第75-76页 |
| 第六章 系统测试结果 | 第76-78页 |
| 第七章 总结与展望 | 第78-79页 |
| 致谢 | 第79-80页 |
| 参考文献 | 第80-83页 |
| 攻读硕士学位期间发表的论文及科研成果 | 第83-84页 |
| 附录1 (开发板) | 第84-86页 |
| 附录2 (源代码) | 第86-101页 |