| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-19页 |
| ·研究背景 | 第10-11页 |
| ·信道编码发展现状 | 第11-13页 |
| ·LDPC 码的发展现状 | 第13-16页 |
| ·低信噪比解调研究现状 | 第16-17页 |
| ·论文主要内容及安排 | 第17-19页 |
| 第2章 LDPC 编译码原理 | 第19-34页 |
| ·LDPC 码的定义 | 第19-22页 |
| ·LDPC 编码原理 | 第22-24页 |
| ·具有下三角形式矩阵的编码 | 第22-23页 |
| ·改进的下三角形式的编码 | 第23-24页 |
| ·本文编码实现方法 | 第24页 |
| ·LDPC 译码 | 第24-29页 |
| ·LDPC 码译码基础 | 第24-25页 |
| ·概率域 BP 译码 | 第25-27页 |
| ·对数域 BP 译码 | 第27-29页 |
| ·LDPC 码构造现状 | 第29-33页 |
| ·经典的随机构造 | 第29页 |
| ·PEG 构造 | 第29-31页 |
| ·基于图论的原模图构造 | 第31-33页 |
| ·本章小结 | 第33-34页 |
| 第3章 低码率原模图 LDPC 码的构造 | 第34-45页 |
| ·低码率原模图 LDPC 码 | 第34-35页 |
| ·原模图 LDPC 码的构造 | 第35-43页 |
| ·LDPC 码(8832,1472)图论构造算法 | 第35-37页 |
| ·LDPC 码(8832,1472)校验矩阵构造过程 | 第37-40页 |
| ·LDPC 码(8832,1472)的参数选择 | 第40-43页 |
| ·原模图 LDPC 码的性能仿真及分析 | 第43-44页 |
| ·本章小结 | 第44-45页 |
| 第4章 低信噪比解调关键技术 | 第45-58页 |
| ·载波捕获 | 第45-51页 |
| ·常规载波捕获 | 第45-46页 |
| ·基于 FFT 的二维快速低信噪比载波捕获 | 第46-48页 |
| ·低信噪比下二维捕获算法的改进 | 第48-50页 |
| ·捕获算法的性能及分析 | 第50-51页 |
| ·载波跟踪 | 第51-57页 |
| ·常规载波跟踪方案 | 第51-52页 |
| ·三阶锁相环跟踪方案 | 第52-53页 |
| ·改进的二阶 FLL 辅助三阶 PLL 跟踪 | 第53-57页 |
| ·载波跟踪算法的性能分析 | 第57页 |
| ·本章小结 | 第57-58页 |
| 第5章 LDPC 编码 QPSK 调制系统方案 | 第58-75页 |
| ·LDPC 编码 QPSK 调制系统仿真 | 第58-59页 |
| ·LDPC 编码 QPSK 调制系统的 FPGA 实现 | 第59-68页 |
| ·编码器的设计与 FPGA 实现 | 第59-63页 |
| ·编码器的功能验证 | 第63-64页 |
| ·全数字 QPSK 的设计与 FPGA 实现 | 第64-67页 |
| ·LDPC 编码 QPSK 调制系统 FPGA 资源利用 | 第67-68页 |
| ·LDPC 译码器的硬件设计 | 第68-73页 |
| ·串行译码器的实现结构 | 第68-70页 |
| ·译码器的模块设计 | 第70-72页 |
| ·译码器的仿真与分析 | 第72-73页 |
| ·QPSK 解调方案 | 第73-74页 |
| ·本章小结 | 第74-75页 |
| 第6章 总结和展望 | 第75-76页 |
| 致谢 | 第76-77页 |
| 参考文献 | 第77-81页 |
| 附录 | 第81页 |