BD2接收机基带系统的FPGA设计与实现
摘要 | 第1-5页 |
Abstract | 第5-9页 |
第1章 绪论 | 第9-12页 |
·课题研究的意义 | 第9页 |
·国内外的研究现状 | 第9-10页 |
·课题研究的主要工作 | 第10-11页 |
·课题研究的预期目标 | 第11页 |
·论文的组织结构 | 第11-12页 |
第2章 基带系统概述及采样频率的确定 | 第12-22页 |
·BD2信号的组成 | 第12-15页 |
·伪随机码 | 第12-13页 |
·导航电文 | 第13-14页 |
·BD2导航信号的生成 | 第14-15页 |
·BD2接收机系统的定位 | 第15-17页 |
·接收机的定位 | 第15-16页 |
·多普勒频偏的估算 | 第16-17页 |
·BD2接收机基带系统的组成 | 第17-18页 |
·BD2接收机基带系统的工作流程 | 第18-19页 |
·采样频率的选择 | 第19-21页 |
·非均匀采样 | 第19页 |
·采样频率的确定 | 第19-21页 |
·本章小结 | 第21-22页 |
第3章 BD2接收机基带系统 | 第22-52页 |
·CA码捕获 | 第22-28页 |
·CA码捕获的流程 | 第24-27页 |
·CA捕获的MATLAB仿真 | 第27-28页 |
·基带系统跟踪的整体流程 | 第28-29页 |
·锁相环 | 第29-34页 |
·伪码跟踪环 | 第34-42页 |
·超前-滞后非相干延迟锁定环 | 第34-37页 |
·抖动超前-滞后非相干跟踪环 | 第37-39页 |
·双抖动超前-滞后非相干跟踪环 | 第39-40页 |
·伪码跟踪环路滤波器 | 第40-42页 |
·载波跟踪环 | 第42-47页 |
·锁频环 | 第42-43页 |
·Costas锁相环 | 第43-44页 |
·频率辅助相位的Costas环 | 第44-47页 |
·跟踪方案的选择 | 第47-48页 |
·基带跟踪系统的MATLAB仿真设计 | 第48-50页 |
·本章小结 | 第50-52页 |
第4章 BD2接收机基带系统跟踪电路的设计 | 第52-66页 |
·跟踪电路的总体设计 | 第52-53页 |
·跟踪各模块设计 | 第53-65页 |
·DDC模块 | 第53-54页 |
·伪码发生模块 | 第54-57页 |
·码跟踪 | 第57-59页 |
·跟踪计算模块 | 第59-61页 |
·载波跟踪 | 第61-63页 |
·跟踪失锁控制模块 | 第63-64页 |
·载噪比计算模块 | 第64-65页 |
·本章小结 | 第65-66页 |
第5章 信息码的解调与译码器电路设计 | 第66-75页 |
·解调与译码器电路的总体设计 | 第66-74页 |
·位同步模块设计 | 第66-68页 |
·帧同步模块设计 | 第68-71页 |
·译码模块设计 | 第71-74页 |
·信息码解调和译码电路调试 | 第74页 |
·本章小结 | 第74-75页 |
第6章 总结与展望 | 第75-77页 |
·工作总结 | 第75-76页 |
·工作展望 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |