片上网络中的同步与仲裁技术研究
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·论文研究的背景 | 第7-8页 |
| ·同步与仲裁技术的研究意义 | 第8-9页 |
| ·同步技术研究的意义 | 第8页 |
| ·仲裁技术研究的意义 | 第8-9页 |
| ·国内外研究现状 | 第9-10页 |
| ·论文的主要工作和安排 | 第10-13页 |
| 第二章 片上网络系统研究 | 第13-31页 |
| ·NOC 的基本概念 | 第14-16页 |
| ·NOC 的拓扑结构 | 第16-19页 |
| ·网格型拓扑结构 | 第17页 |
| ·环绕型拓扑结构 | 第17-18页 |
| ·环型拓扑结构 | 第18页 |
| ·树型拓扑结构 | 第18页 |
| ·蝶网拓扑结构 | 第18-19页 |
| ·路由机制 | 第19-25页 |
| ·交换机制 | 第19-23页 |
| ·虚通道 | 第23页 |
| ·路由算法 | 第23-25页 |
| ·异步电路和GALS 结构简介 | 第25-30页 |
| ·异步电路 | 第25-28页 |
| ·GALS | 第28-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 NOC 中的同步技术研究 | 第31-47页 |
| ·亚稳态 | 第31-33页 |
| ·双级触发器法 | 第33-34页 |
| ·异步FIFO 同步器 | 第34-39页 |
| ·FIFO 概述 | 第34-36页 |
| ·采用格雷码计数的FIFO 设计 | 第36页 |
| ·FIFO 空状态和满状态的判断 | 第36-37页 |
| ·异步FIFO 的结构 | 第37-38页 |
| ·仿真及综合结果 | 第38-39页 |
| ·可停时钟同步器 | 第39-43页 |
| ·可停时钟模块 | 第39-40页 |
| ·可停时钟时序分析 | 第40-42页 |
| ·仿真结果 | 第42-43页 |
| ·本地延迟锁存技术 | 第43-46页 |
| ·本章小结 | 第46-47页 |
| 第四章 NOC 中的仲裁技术研究 | 第47-63页 |
| ·无优先级仲裁器 | 第47-52页 |
| ·网格仲裁器 | 第48页 |
| ·树型仲裁器 | 第48-49页 |
| ·令牌环型仲裁器 | 第49-50页 |
| ·顺序仲裁器 | 第50-52页 |
| ·优先级仲裁器 | 第52-60页 |
| ·基于拓扑结构的优先级仲裁器 | 第53页 |
| ·静态仲裁器 | 第53-56页 |
| ·动态仲裁器 | 第56-60页 |
| ·动态仲裁器仿真结果 | 第60-61页 |
| ·本章小结 | 第61-63页 |
| 第五章 结论 | 第63-65页 |
| 致谢 | 第65-67页 |
| 参考文献 | 第67-71页 |
| 研究成果 | 第71-72页 |