0.6μm CMOS 4:1高速复接器设计
| 摘要 | 第1-6页 |
| Abstract | 第6-12页 |
| 第一章 绪论 | 第12-19页 |
| ·光纤通信的优越性、发展现状及发展趋势 | 第12-13页 |
| ·光纤通信系统的优越性 | 第12-13页 |
| ·国内外光纤通信的发展现状和发展趋势 | 第13页 |
| ·复接器在光纤通信系统中的应用 | 第13-14页 |
| ·光纤通信系统的结构 | 第14页 |
| ·复接器集成电路的设计方法和工艺选择 | 第14-16页 |
| ·复接器集成电路的设计方法 | 第14-15页 |
| ·复接器集成电路设计的工艺选择 | 第15-16页 |
| ·本文工作介绍 | 第16-17页 |
| ·本文结构安排 | 第17-19页 |
| 第二章 复用技术和同步数字体系 | 第19-25页 |
| ·多路复用的常用技术 | 第19-22页 |
| ·频分复用(FDM)技术 | 第19页 |
| ·波分复用(WDM)技术 | 第19-20页 |
| ·码分复用技术(CDMA) | 第20页 |
| ·时分复用(TDM)技术 | 第20-22页 |
| ·同步数字体系(SDH) | 第22-25页 |
| ·SDH的概念 | 第22-23页 |
| ·SDH的特点 | 第23页 |
| ·SDH速率级和帧结构 | 第23-25页 |
| 第三章 数字电路基本单元分析 | 第25-40页 |
| ·数字电路概述 | 第25-26页 |
| ·CMOS静态逻辑电路 | 第26-30页 |
| ·CMOS反相器 | 第26-30页 |
| ·源极耦合场效应管逻辑电路 | 第30-35页 |
| ·差动对的差模传输特性 | 第30-32页 |
| ·差动对的差模频率特性 | 第32-34页 |
| ·通过引入负反馈拓展频带 | 第34-35页 |
| ·SCFL逻辑电路的基本组成部分 | 第35-37页 |
| ·SCFL逻辑电路中的电阻设计 | 第36页 |
| ·SCFL逻辑电路中的电流源设计 | 第36-37页 |
| ·D触发器的设计 | 第37-40页 |
| 第四章 复接器的基本结构 | 第40-44页 |
| ·串行复接器结构 | 第40-41页 |
| ·并行复接器结构 | 第41-42页 |
| ·树型复接器结构 | 第42-44页 |
| 第五章 622MB/S 4:1复接器的设计 | 第44-60页 |
| ·复接器系统概述 | 第44页 |
| ·复接器系统结构 | 第44-45页 |
| ·第一级复接模块的电路设计 | 第45-48页 |
| ·CMOS逻辑D触发器设计 | 第46-47页 |
| ·CMOS逻辑数据选择器设计 | 第47-48页 |
| ·第二级复接模块设计 | 第48-54页 |
| ·SCFL反相器的设计 | 第49-50页 |
| ·SCFL锁存器的设计 | 第50-52页 |
| ·改进的SCFL锁存器 | 第52-53页 |
| ·SCFL两位数据选择器设计 | 第53-54页 |
| ·分频器设计 | 第54页 |
| ·接口电路设计 | 第54-56页 |
| ·复接器前仿真结果 | 第56-60页 |
| 第六章 设计总结 | 第60-61页 |
| 参考文献 | 第61-63页 |
| 攻读硕士学位期间发表的论文 | 第63页 |