| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-14页 |
| ·研究背景 | 第9-10页 |
| ·目前研究状况与本文的意义 | 第10-12页 |
| ·本文的课题来源及主要工作 | 第12-14页 |
| 第二章 系统方案设计 | 第14-20页 |
| ·系统设计方案的确定 | 第14-17页 |
| ·系统各部分功能的定义 | 第17-19页 |
| ·本章小结 | 第19-20页 |
| 第三章 并行DSP 处理器模块的硬件设计 | 第20-35页 |
| ·ADSP TS201S 的介绍 | 第20-22页 |
| ·并行DSP 处理器模块的主体设计 | 第22-30页 |
| ·并行DSP 处理器系统组成模型 | 第22-24页 |
| ·并行DSP 处理器模块的存储器组织 | 第24-26页 |
| ·并行DSP 处理器模块的接口设计 | 第26-30页 |
| ·并行DSP 处理器模块的外围电路设计 | 第30-34页 |
| ·并行DSP 处理器模块的时钟及复位电路设计 | 第30-31页 |
| ·并行DSP 处理器模块的电源设计及散热估计 | 第31-32页 |
| ·并行DSP 处理器模块的JTAG 仿真电路设计 | 第32-33页 |
| ·并行DSP 处理器模块的初始化引导设计 | 第33-34页 |
| ·本章小结 | 第34-35页 |
| 第四章 系统各部分电路设计 | 第35-65页 |
| ·模数转换器(ADC)设计 | 第35-40页 |
| ·ADC 芯片的选择 | 第35-37页 |
| ·AD9218 | 第37-38页 |
| ·基于AD9218 的数据采集模块设计 | 第38-40页 |
| ·USB2.0 总线及其接口设计 | 第40-46页 |
| ·USB 芯片的选择 | 第41页 |
| ·USB2.0 控制器CY7C68013 简介 | 第41-44页 |
| ·USB 固件开发 | 第44-46页 |
| ·FPGA 设计 | 第46-61页 |
| ·系统中FPGA 完成的功能及FPGA 芯片的选择 | 第47-48页 |
| ·ADC 数据采集的FPGA 设计 | 第48-53页 |
| ·USB 数据传输的FPGA 设计 | 第53-57页 |
| ·DSP 总线接口通信的FPGA 设计 | 第57-59页 |
| ·DSP 链路口通信的FPGA 设计 | 第59-61页 |
| ·高速电路板设计技术 | 第61-64页 |
| ·本章小结 | 第64-65页 |
| 第五章 系统调试及开发 | 第65-76页 |
| ·硬件调试及结果 | 第65-70页 |
| ·系统电路初调 | 第65-66页 |
| ·电源、时钟和复位等电路的调试及结果 | 第66-67页 |
| ·DSP 部分电路的调试及结果 | 第67-68页 |
| ·ADC 数据采集电路的调试及结果 | 第68-69页 |
| ·FPGA 及USB 部分电路的调试及结果 | 第69-70页 |
| ·接收机及自动扫描程序设计 | 第70-72页 |
| ·系统工作流程的设计和仿真 | 第72-75页 |
| ·本章小结 | 第75-76页 |
| 第六章 全文总结 | 第76-78页 |
| 致谢 | 第78-79页 |
| 参考文献 | 第79-81页 |
| 附录 | 第81-82页 |
| 作者简介及读研期间取得的成果 | 第82-83页 |