摘要 | 第1-3页 |
ABSTRACT | 第3-5页 |
目录 | 第5-8页 |
第一章 绪论 | 第8-11页 |
第二章 传输线基本原理 | 第11-24页 |
2.1 概要 | 第11-12页 |
2.2 导线的电气模型 | 第12-13页 |
2.3 无损 LC传输线 | 第13-15页 |
2.4 传输线终端研究 | 第15-19页 |
2.5 传输线信号的返回及研究 | 第19-24页 |
第三章 收发器系统设计方法的研究 | 第24-62页 |
3.1 收发器设计能耗的考虑 | 第24-35页 |
3.1.1 电压模式与电流模式能耗的比较 | 第24-25页 |
3.1.2 不同终端匹配方式能耗的比较 | 第25-33页 |
3.1.2.1 串联匹配的能耗分析 | 第26-31页 |
3.1.2.2 并联匹配的能耗分析 | 第31-32页 |
3.1.2.3 双端匹配系统能耗分析 | 第32-33页 |
3.1.3 单极性信号与双极性信号的能耗分析 | 第33-34页 |
3.1.4 电源电压对能耗的影响 | 第34-35页 |
3.2 收发器设计的速度考虑 | 第35-50页 |
3.2.1 采用时钟的高速收发器设计的讨论 | 第35-41页 |
3.2.1.1 发送用时钟最高的频率 | 第35-38页 |
3.2.1.2 采用时钟的高速发送器的设计讨论 | 第38-41页 |
3.2.1.3 高速接收器的设计讨论 | 第41页 |
3.2.2 高速数据传输的传输线带宽的限制及解决方案 | 第41-50页 |
3.2.2.1 集肤效应与介电吸收对传输线带宽的限制 | 第41-47页 |
3.2.2.2 传输线带宽限制问题的解决 | 第47-50页 |
3.3 收发器设计的可靠性考虑 | 第50-62页 |
3.3.1 收发器系统中的噪声 | 第51-62页 |
3.3.1.1 电源噪声及其抑制 | 第51-54页 |
3.3.1.2 串扰分析及抑制 | 第54-58页 |
3.3.1.3 码间干扰及其抑制 | 第58-60页 |
3.3.1.4 噪声处理 | 第60-62页 |
第四章 USN2.0收发器的设计实例 | 第62-111页 |
4.1 USN2.0收发器系统 | 第62-66页 |
4.1.1 发送器(Tx)与接收器(Rx)的主要技术指标 | 第63-64页 |
4.1.1.1 发送模块 TX的技术指标 | 第63-64页 |
4.1.1.2 RX接收模块的技术指标 | 第64页 |
4.1.1.3 其它技术指标 | 第64页 |
4.1.2 芯片管脚说明 | 第64-66页 |
4.2 USB2.0发送器的设计 | 第66-84页 |
4.2.1 USB2.0发送器的框图 | 第66页 |
4.2.2 模式选择单元设计 | 第66-69页 |
4.2.3 USB2.0高速发送器模块的设计 | 第69-82页 |
4.2.3.1 高速发送器模块的结构框图 | 第69-70页 |
4.2.3.2 高速发送器的前置驱动单元设计 | 第70-74页 |
4.2.3.3 数字延时锁定环模块的设计 | 第74-79页 |
4.2.3.4 USB2.0高速模式的主驱动单元设计 | 第79-82页 |
4.2.4 USB2.0全速发送器模块的设计 | 第82-84页 |
4.3 USB2.0接收器的设计 | 第84-95页 |
4.3.1 高速接收器的设计 | 第84-93页 |
4.3.1.1 高速接收器的整体结构框图 | 第84-86页 |
4.3.1.2 差分放大器设计 | 第86-87页 |
4.3.1.3 采样保持模块 | 第87-93页 |
4.3.2 全速接收器的设计 | 第93-95页 |
4.4 USB2.0匹配电阻的设计 | 第95-109页 |
4.5 USB2.0接收发器芯片的版图及测试 | 第109-111页 |
第五章 回顾与展望 | 第111-113页 |
5.1 回顾与总结 | 第111-112页 |
5.2 高性能接收发器的未来展望 | 第112-113页 |
参考文献 | 第113-115页 |
发表的论文 | 第115-116页 |
致谢 | 第116页 |