首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

SOPC的技术研究--基于SOPC的数据采集系统

摘要第1-6页
ABSTRACT第6-9页
第一章 绪论第9-13页
   ·SOPC设计技术产生的背景第9-10页
   ·SOPC设计技术国内外发展现状第10-11页
   ·课题的来源、研究目的及意义第11-13页
第二章 SOPC系统的嵌入式IP核第13-23页
   ·基于FPGA嵌入IP硬核的SOPC系统第13页
   ·基于FPGA嵌入IP软核的SOPC系统第13-16页
     ·Xilinx公司的Micro Blaze第14页
     ·Atmel公司的FPSLIC系列产品第14-15页
     ·QuickLogic公司的QuickMIPS第15-16页
   ·Nios处理器简介第16-18页
     ·Nios处理器的基本特征第16页
     ·Nios处理器的内部结构第16-17页
     ·选用Nios处理器的优势第17-18页
   ·片上系统总线及接口第18-23页
     ·片上总线的特点第19页
     ·常见片上总线的比较第19-21页
     ·Avalon总线概述第21-23页
第三章 SOPC试验系统的硬件设计与实现第23-47页
   ·SOPC的设计原则第23-24页
   ·SOPC的开发工具第24-26页
     ·Quartus II 3.0第24-25页
     ·SOPC Builder第25-26页
     ·Nios SDK Shell第26页
   ·数据采集系统结构的设计第26-27页
   ·前端信号调理电路功能介绍第27-35页
     ·前置衰减和放大电路设计第27-28页
     ·编码开关第28页
     ·通用阵列逻辑(GAL)设计第28-29页
     ·衰减器第29-30页
     ·放大器设计第30-31页
     ·信号滤波电路第31-32页
     ·A/D转换与存储电路设计第32-35页
     ·传感器简介第35页
   ·基于Nios软核处理器及其各功能模块设计第35-43页
     ·电源模块第35-36页
     ·调试端口(JTAG)模块第36-37页
     ·片外RAM(SRAM)模块第37-38页
     ·片外ROM(FLASH)模块第38页
     ·时钟(CLOCK)模块第38页
     ·PIO(parallel input/output)端口模块第38-39页
     ·FIFO接口模块(数据缓存器)第39-40页
     ·状态机模块第40页
     ·PCI总线接口设计第40-43页
   ·试验系统PCB板的设计第43-47页
     ·高速PCB板设计概述第43-44页
     ·高速PCB板设计的一般原则第44-46页
     ·数采系统PCB板的实现第46-47页
第四章 SOPC数据采集系统的软件设计与实现第47-53页
   ·采集系统的开发流程第47页
   ·开发系统的设计步骤第47-49页
   ·系统的Verilog HDL描述第49-51页
     ·用Verilog HDL语言描述MAX196第50页
     ·用Verilog HDL语言描述自动状态机第50-51页
     ·数据采集系统第51页
   ·仿真图形第51-53页
第五章 结束语第53-55页
   ·结论第53页
   ·展望第53-55页
参考文献第55-58页
致谢第58-59页

论文共59页,点击 下载论文
上一篇:降解大豆甾醇生产雄甾烯酮菌种选育和发酵条件的研究
下一篇:骨髓间充质干细胞移植治疗大鼠心肌梗死