摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第一章 绪论 | 第9-13页 |
·SOPC设计技术产生的背景 | 第9-10页 |
·SOPC设计技术国内外发展现状 | 第10-11页 |
·课题的来源、研究目的及意义 | 第11-13页 |
第二章 SOPC系统的嵌入式IP核 | 第13-23页 |
·基于FPGA嵌入IP硬核的SOPC系统 | 第13页 |
·基于FPGA嵌入IP软核的SOPC系统 | 第13-16页 |
·Xilinx公司的Micro Blaze | 第14页 |
·Atmel公司的FPSLIC系列产品 | 第14-15页 |
·QuickLogic公司的QuickMIPS | 第15-16页 |
·Nios处理器简介 | 第16-18页 |
·Nios处理器的基本特征 | 第16页 |
·Nios处理器的内部结构 | 第16-17页 |
·选用Nios处理器的优势 | 第17-18页 |
·片上系统总线及接口 | 第18-23页 |
·片上总线的特点 | 第19页 |
·常见片上总线的比较 | 第19-21页 |
·Avalon总线概述 | 第21-23页 |
第三章 SOPC试验系统的硬件设计与实现 | 第23-47页 |
·SOPC的设计原则 | 第23-24页 |
·SOPC的开发工具 | 第24-26页 |
·Quartus II 3.0 | 第24-25页 |
·SOPC Builder | 第25-26页 |
·Nios SDK Shell | 第26页 |
·数据采集系统结构的设计 | 第26-27页 |
·前端信号调理电路功能介绍 | 第27-35页 |
·前置衰减和放大电路设计 | 第27-28页 |
·编码开关 | 第28页 |
·通用阵列逻辑(GAL)设计 | 第28-29页 |
·衰减器 | 第29-30页 |
·放大器设计 | 第30-31页 |
·信号滤波电路 | 第31-32页 |
·A/D转换与存储电路设计 | 第32-35页 |
·传感器简介 | 第35页 |
·基于Nios软核处理器及其各功能模块设计 | 第35-43页 |
·电源模块 | 第35-36页 |
·调试端口(JTAG)模块 | 第36-37页 |
·片外RAM(SRAM)模块 | 第37-38页 |
·片外ROM(FLASH)模块 | 第38页 |
·时钟(CLOCK)模块 | 第38页 |
·PIO(parallel input/output)端口模块 | 第38-39页 |
·FIFO接口模块(数据缓存器) | 第39-40页 |
·状态机模块 | 第40页 |
·PCI总线接口设计 | 第40-43页 |
·试验系统PCB板的设计 | 第43-47页 |
·高速PCB板设计概述 | 第43-44页 |
·高速PCB板设计的一般原则 | 第44-46页 |
·数采系统PCB板的实现 | 第46-47页 |
第四章 SOPC数据采集系统的软件设计与实现 | 第47-53页 |
·采集系统的开发流程 | 第47页 |
·开发系统的设计步骤 | 第47-49页 |
·系统的Verilog HDL描述 | 第49-51页 |
·用Verilog HDL语言描述MAX196 | 第50页 |
·用Verilog HDL语言描述自动状态机 | 第50-51页 |
·数据采集系统 | 第51页 |
·仿真图形 | 第51-53页 |
第五章 结束语 | 第53-55页 |
·结论 | 第53页 |
·展望 | 第53-55页 |
参考文献 | 第55-58页 |
致谢 | 第58-59页 |