摘要 | 第1-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-13页 |
·Turbo 码的产生 | 第9-10页 |
·Turbo 码的研究动态 | 第10-12页 |
·论文的主要内容安排 | 第12-13页 |
第2章 Turbo 码的编码原理与结构 | 第13-21页 |
·Turbo 码的编码原理 | 第13-14页 |
·分量编码器 | 第14-15页 |
·交织器 | 第15-19页 |
·交织器的特点 | 第16页 |
·不同类型的交织器 | 第16-17页 |
·本论文所选用的交织器 | 第17-19页 |
·删余矩阵 | 第19-20页 |
·归零处理 | 第20页 |
·本章小结 | 第20-21页 |
第3章 Turbo 码的译码原理与算法 | 第21-33页 |
·Turbo 码的译码原理 | 第21-22页 |
·Turbo 码的译码算法 | 第22-31页 |
·MAP 译码算法 | 第22-29页 |
·Log-MAP 译码算法 | 第29-30页 |
·Max-Log-MAP 译码算法 | 第30-31页 |
·本章小结 | 第31-33页 |
第4章 Turbo 码的性能分析与仿真 | 第33-41页 |
·Turbo 码性能仿真方案 | 第33-34页 |
·仿真结果和分析 | 第34-39页 |
·分量码对 Turbo 码性能的影响 | 第34-35页 |
·迭代次数对 Turbo 码性能的影响 | 第35-36页 |
·交织长度对 Turbo 码性能的影响 | 第36页 |
·编码速率对 Turbo 码性能的影响 | 第36-37页 |
·交织方式对 Turbo 码性能的影响 | 第37-38页 |
·译码算法对 Turbo 码性能的影响 | 第38-39页 |
·本章小结 | 第39-41页 |
第5章 基于 FPGA 的 Turbo 码编译码器的实现 | 第41-63页 |
·FPGA 简介 | 第41-43页 |
·设计流程 | 第41-42页 |
·开发工具 | 第42-43页 |
·设计语言 | 第43页 |
·Turbo 码编码器的实现 | 第43-49页 |
·分量编码器的 FPGA 实现 | 第44-45页 |
·交织器的 FPGA 实现 | 第45-47页 |
·删余模块的 FPGA 实现 | 第47-48页 |
·复接模块的 FPGA 实现 | 第48-49页 |
·信道部分的模拟 | 第49-51页 |
·Turbo 码译码器的实现 | 第51-60页 |
·算法主要思想 | 第51-53页 |
·解复接的 FPGA 实现 | 第53-54页 |
·Max-Log-MAP 算法的 FPGA 实现 | 第54-58页 |
·交织、解交织器的 FPGA 设计 | 第58-59页 |
·硬判决的 FPGA 实现 | 第59页 |
·时序控制 | 第59-60页 |
·整体实现 | 第60-62页 |
·本章小结 | 第62-63页 |
结论 | 第63-65页 |
参考文献 | 第65-70页 |
攻读学位期间承担的科研任务与主要成果 | 第70-71页 |
致谢 | 第71-72页 |
作者简介 | 第72页 |