首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

12bit 50MSPS PIPELINE ADC设计

中文摘要第1-4页
ABSTRACT第4-7页
第一章 绪论第7-10页
   ·研究意义第7-8页
   ·国内外发展状况第8-9页
   ·论文的工作第9-10页
第二章 ADC 的概念和分类第10-28页
   ·ADC 的概念第10-15页
     ·ADC 的基本概念第10-11页
     ·ADC 的基本参数指标第11-15页
   ·ADC 的典型结构第15-21页
     ·并行转换型(flash)第15-16页
     ·逐次逼近型(SAR)第16-17页
     ·两极并联型(Half-flash)第17-18页
     ·Σ-Δ型ADC第18-19页
     ·流水线型(Pipeline)第19-21页
   ·Pipeline ADC 的误差分析第21-28页
     ·开关电容电路的噪声第21-24页
     ·量化误差第24-25页
     ·运算放大器的非线形第25页
     ·比较器失调第25-26页
     ·器件失配第26-28页
第三章 12 位Pipeline ADC 的系统结构设计第28-39页
   ·Pipeline ADC 的整体结构第28-29页
   ·算法第29-33页
     ·传统冗余矫正算法第29-31页
     ·改进后的冗余数字矫正算法第31-33页
   ·整体参数第33-39页
     ·单位采样电容面积第34-35页
     ·首级精度第35-39页
第四章 12 位Pipeline ADC 的关键单元电路设计第39-61页
   ·采样保持电路设计第39-49页
     ·采样保持电路的原理第39-42页
     ·精确倍乘电路的原理第42-43页
     ·采样开关的原理第43-45页
     ·运算放大电路的设计第45-49页
   ·子ADC第49-51页
     ·1.5bitADC第49-50页
     ·2bitADC第50-51页
     ·比较器第51页
   ·子DAC第51-52页
   ·余量增益数模转换电路第52-53页
   ·时钟发生电路第53-55页
     ·时序结构第53-55页
     ·时钟发生电路第55页
   ·带隙基准电路第55-58页
     ·带隙基准电路原理第55-58页
     ·高精度带隙基准电路第58页
   ·延时电路第58-61页
第五章 主要模块及整体电路仿真结果及分析第61-70页
   ·采样保持电路的仿真结果第61-63页
   ·时钟发生电路的仿真结果第63-64页
   ·带隙基准电路的仿真结果第64页
   ·整体电路的仿真结果第64-70页
     ·静态仿真结果第64-68页
     ·动态仿真结果第68-70页
第六章 版图的注意事项第70-73页
第七章 结论第73-74页
参考文献第74-76页
发表论文和参加科研情况说明第76-77页
附录第77-85页
致谢第85页

论文共85页,点击 下载论文
上一篇:Orion芯片X8并行测试的开发及投产
下一篇:一种采用0.18um CMOS工艺设计的1GHz PLL