一种高性能乘法器的设计与研究--43位浮点乘法器的设计与研究
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-11页 |
·研究背景和意义 | 第7-8页 |
·应用和研究发展状况 | 第8-10页 |
·乘法器的应用现状 | 第8页 |
·国外乘法器的研究发展状况 | 第8-9页 |
·国内乘法器研究现状 | 第9-10页 |
·内容简介 | 第10-11页 |
第二章 乘法器的数据格式 | 第11-15页 |
·二进制数的表示 | 第11-12页 |
·IEEE 的浮点数据格式 | 第12-13页 |
·乘法器的概念 | 第13-14页 |
·小结 | 第14-15页 |
第三章 乘法器基本理论与算法 | 第15-42页 |
·乘法器算法与编码 | 第15-25页 |
·Baugh_Wooly 算法 | 第15-17页 |
·Booth 编码 | 第17-18页 |
·改进Booth 编码算法 | 第18-22页 |
·三阶及更高阶的Booth 算法 | 第22-23页 |
·几种基于MBA 算法的编码和部分产生电路 | 第23-25页 |
·4:2 压缩器 | 第25-29页 |
·乘法器拓扑结构 | 第29-31页 |
·加法器 | 第31-37页 |
·半加器与全加器 | 第31-33页 |
·串行进位加法器 | 第33-34页 |
·超前进位加法器 | 第34-35页 |
·进位选择加法器 | 第35-36页 |
·进位旁路加法器 | 第36-37页 |
·加法器小结 | 第37页 |
·几种常用的乘法器 | 第37-41页 |
·迭代乘法器 | 第37-39页 |
·阵列乘法器 | 第39-40页 |
·并行乘法器 | 第40-41页 |
·小结 | 第41-42页 |
第四章 43 位浮点乘法器的设计 | 第42-67页 |
·总体架构 | 第42-43页 |
·MBA 编码和部分积产生 | 第43-48页 |
·4:2 压缩器的设计 | 第48-52页 |
·部分积压缩结构的设计 | 第52-55页 |
·60 位进位传播加法器的设计 | 第55-60页 |
·指数部分与尾数规格化、舍入部分的设计 | 第60-65页 |
·整体仿真 | 第65-66页 |
·小结 | 第66-67页 |
第五章 总结和展望 | 第67-69页 |
致谢 | 第69-70页 |
参考文献 | 第70-74页 |
附录 | 第74-76页 |
附录A 60 位进位传播加法器的电路 | 第74-75页 |
附录B 乘法器的整体功能仿真 | 第75-76页 |
攻读硕士学位期间发表的论文 | 第76页 |