一种高速运放的分析与设计
| 摘要 | 第1-7页 |
| Abstract | 第7-12页 |
| 第一章 绪论 | 第12-17页 |
| ·课题背景 | 第12-13页 |
| ·国内外研究现状与成果 | 第13-15页 |
| ·本文的主要工作 | 第15-17页 |
| 第二章 高速运放的设计基础 | 第17-24页 |
| ·运放总体结构及设计方法 | 第17-19页 |
| ·运放总体结构分析 | 第17-18页 |
| ·运放设计方法概述 | 第18-19页 |
| ·基本参数介绍 | 第19-23页 |
| ·开环增益 | 第20页 |
| ·开环带宽与单位增益带宽 | 第20-21页 |
| ·相位裕度 | 第21页 |
| ·转换速率 | 第21页 |
| ·电源抑制比 | 第21-22页 |
| ·共模抑制比 | 第22页 |
| ·其他参数 | 第22-23页 |
| ·设计指标 | 第23-24页 |
| 第三章 基准电路的分析与设计 | 第24-33页 |
| ·传统的带隙基准电压源 | 第24-27页 |
| ·基本原理 | 第24-26页 |
| ·曲率补偿问题 | 第26-27页 |
| ·V_(BE)线性化补偿带隙基准 | 第27-31页 |
| ·核心电路 | 第27-28页 |
| ·运放电路 | 第28-30页 |
| ·启动电路 | 第30-31页 |
| ·带隙基准整体电路的仿真 | 第31-33页 |
| 第四章 高速运放的分析与设计 | 第33-52页 |
| ·主体电路 | 第33-36页 |
| ·偏置电路 | 第36-38页 |
| ·补偿电路 | 第38-42页 |
| ·电路结构分析 | 第39页 |
| ·小信号电路分析 | 第39-42页 |
| ·共模反馈电路 | 第42-45页 |
| ·参数计算 | 第45-52页 |
| ·电路开环增益 | 第45-46页 |
| ·电路零极点分布 | 第46-48页 |
| ·电路摆率 | 第48-49页 |
| ·确定宽长比 | 第49-52页 |
| 第五章 高速运放的仿真验证 | 第52-62页 |
| ·直流特性 | 第52-56页 |
| ·共模输入范围仿真 | 第52-53页 |
| ·输出摆幅仿真 | 第53-54页 |
| ·直流传输特性仿真 | 第54-55页 |
| ·失调电压仿真 | 第55-56页 |
| ·交流特性 | 第56-58页 |
| ·开环增益、单位增益带宽与相位裕度仿真 | 第56-57页 |
| ·共模抑制比仿真 | 第57页 |
| ·电源抑制比仿真 | 第57-58页 |
| ·瞬态特性 | 第58-60页 |
| ·转换速率仿真 | 第58-59页 |
| ·建立时间仿真 | 第59-60页 |
| ·瞬态特性仿真 | 第60页 |
| ·高速运放功耗仿真 | 第60页 |
| ·高速运放等效输入噪声仿真 | 第60-62页 |
| 第六章 高速运放的版图设计及后仿 | 第62-68页 |
| ·匹配问题 | 第62-65页 |
| ·MOS管的匹配 | 第62-63页 |
| ·电阻的匹配 | 第63-64页 |
| ·双极晶体管的匹配 | 第64-65页 |
| ·本文运放的版图设计 | 第65页 |
| ·版图验证 | 第65-67页 |
| ·设计规则检查 | 第66页 |
| ·电学规则检查 | 第66页 |
| ·版图与电路图一致性检查 | 第66-67页 |
| ·后仿真结果 | 第67-68页 |
| 结论与展望 | 第68-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-74页 |
| 攻读硕士学位期间发表的论文 | 第74-75页 |