摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第1章 绪论 | 第7-13页 |
1.1 课题的意义 | 第7-8页 |
1.2 国内外研究背景 | 第8-10页 |
1.2.1 公钥密码的发展 | 第8-9页 |
1.2.2 有限域基本运算 | 第9页 |
1.2.3 侧信道攻击 | 第9-10页 |
1.3 本文的研究内容 | 第10-11页 |
1.4 本文的组织结构 | 第11-13页 |
第2章 公钥密码及侧信道攻击理论基础 | 第13-21页 |
2.1 公钥密码学介绍 | 第13-14页 |
2.2 有限域基本理论 | 第14-15页 |
2.2.1 素域 | 第14页 |
2.2.2 有限扩域 | 第14-15页 |
2.3 RSA算法介绍 | 第15-16页 |
2.4 侧信道攻击介绍 | 第16页 |
2.5 双线性对算法介绍 | 第16-19页 |
2.5.1 数学背景 | 第17-18页 |
2.5.2 BN曲线上的OptimalAtePairing | 第18-19页 |
2.6 本章小结 | 第19-21页 |
第3章 有限域四则运算模块的设计与优化 | 第21-37页 |
3.1 模加/减模块 | 第21-22页 |
3.1.1 原理分析 | 第21页 |
3.1.2 架构设计 | 第21-22页 |
3.2 Montgomery模乘 | 第22-25页 |
3.3 混合Montgomery模乘(HMM)设计 | 第25-29页 |
3.3.1 原理分析 | 第25-27页 |
3.3.2 架构设计 | 第27-28页 |
3.3.3 逻辑综合及性能分析 | 第28-29页 |
3.4 组合式Montgomery模乘(CMM)设计 | 第29-34页 |
3.4.1 原理分析 | 第29-32页 |
3.4.2 架构设计 | 第32-33页 |
3.4.3 逻辑综合及性能分析 | 第33-34页 |
3.6 模逆模块 | 第34-35页 |
3.7 本章小结 | 第35-37页 |
第4章 RSA算法的硬件设计与侧信道攻击 | 第37-51页 |
4.1 基于FPGA的RSA算法硬件实现 | 第37-41页 |
4.1.1 模乘单元 | 第37-39页 |
4.1.2 模幂单元 | 第39-40页 |
4.1.3 RSA实现 | 第40-41页 |
4.2 侧信道功耗攻击 | 第41-42页 |
4.3 选择消息(Chosen-Message)攻击方法 | 第42-43页 |
4.4 相关性功耗攻击(CPA)方法 | 第43-44页 |
4.5 选择消息CPA攻击方法的提出 | 第44-47页 |
4.6 选择消息CPA攻击方法实验 | 第47-50页 |
4.6.1 实验步骤 | 第47-48页 |
4.6.2 实验结果 | 第48-49页 |
4.6.3 性能分析 | 第49-50页 |
4.7 本章小结 | 第50-51页 |
第5章 双线性对算法的硬件设计 | 第51-55页 |
5.1 双线性对算法理论分析 | 第51-52页 |
5.2 硬件定制IP | 第52-53页 |
5.3 SoC系统架构 | 第53页 |
5.4 性能分析 | 第53-54页 |
5.5 本章小结 | 第54-55页 |
第6章 总结与展望 | 第55-57页 |
6.1 总结 | 第55页 |
6.2 展望 | 第55-57页 |
参考文献 | 第57-61页 |
发表论文和参加科研情况说明 | 第61-63页 |
致谢 | 第63页 |