用于单片集成传感器的低功耗模数转换器研究与实现
摘要 | 第1-5页 |
Abstract | 第5-10页 |
1 绪论 | 第10-25页 |
·课题的研究背景 | 第10-14页 |
·国内外研究进展 | 第14-21页 |
·SAR ADC的国内外研究进展 | 第14-18页 |
·Σ△调制器的国内外研究进展 | 第18-21页 |
·本文的研究意义及主要研究内容 | 第21-25页 |
2 模数转换器概述 | 第25-37页 |
·模数转换器类型 | 第25-32页 |
·Flash ADC | 第25-26页 |
·折叠式ADC | 第26-27页 |
·流水线ADC | 第27-28页 |
·SAR ADC | 第28页 |
·∑△ ADC | 第28-32页 |
·模数转换器性能指标 | 第32-35页 |
·Nyquist率模数转换器性能指标 | 第32-35页 |
·Σ△调制器性能指标 | 第35页 |
·本章小结 | 第35-37页 |
3 高性能SAR ADC电路设计与实现 | 第37-72页 |
·高性能SAR ADC结构设计 | 第37-38页 |
·限制SAR ADC精度、速度、功耗的因素分析 | 第38-40页 |
·高速、低功耗DAC优化设计 | 第40-54页 |
·DAC电路结构 | 第41-46页 |
·DAC电路功耗分析 | 第46-48页 |
·单位电容及模拟开关设计 | 第48-49页 |
·DAC电路的电容失配分析 | 第49-50页 |
·缩放电容误差分析 | 第50-52页 |
·DAC电路仿真结果 | 第52页 |
·DAC版图设计 | 第52-54页 |
·高速、低功耗比较器优化设计 | 第54-59页 |
·比较器电路结构 | 第54-56页 |
·比较器失调消除技术 | 第56-58页 |
·比较器功耗分析 | 第58页 |
·比较器速度分析 | 第58-59页 |
·比较器仿真结果 | 第59页 |
·SAR算法电路 | 第59-61页 |
·逻辑控制电路 | 第61-64页 |
·高性能SAR ADC芯片测试 | 第64-69页 |
·本章小结 | 第69-72页 |
4 高性能∑△调制器结构设计 | 第72-93页 |
·Σ△调制器功耗分析 | 第72-74页 |
·用于集成传感器的∑△调制器结构设计 | 第74-79页 |
·Σ△调制器非理想性分析 | 第79-87页 |
·时钟抖动 | 第81页 |
·运算放大器的非理想性 | 第81-86页 |
·电容失配 | 第86页 |
·比较器的失调及滞回 | 第86-87页 |
·二阶Σ△调制器非理想性分析结果 | 第87-92页 |
·本章小结 | 第92-93页 |
5 低功耗∑△调制器及sinc滤波器电路设计 | 第93-115页 |
·∑△调制器电路设计 | 第94-105页 |
·运算放大器电路设计 | 第94-101页 |
·比较器电路设计 | 第101-102页 |
·采样电容及采样开关设计 | 第102-103页 |
·两相不重叠时钟电路设计 | 第103-104页 |
·Σ△调制器仿真结果 | 第104-105页 |
·Sinc滤波器设计 | 第105-108页 |
·低功耗∑△调制器及sinc滤波器芯片测试 | 第108-114页 |
·芯片测试平台 | 第109-110页 |
·测试结果 | 第110-113页 |
·测试结果与相关研究结果比较 | 第113-114页 |
·本章小结 | 第114-115页 |
结论 | 第115-117页 |
创新点摘要 | 第117-118页 |
参考文献 | 第118-127页 |
攻读博士学位期间发表学术论文情况 | 第127-128页 |
致谢 | 第128-129页 |
作者简介 | 第129-131页 |