中文摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 引言 | 第8-12页 |
1.1 数字电视的前景与意义 | 第8页 |
1.2 国内外数字电视地面传输标准 | 第8-10页 |
1.3 DTMB系统同步的研究现状 | 第10-11页 |
1.4 本文的主要工作 | 第11-12页 |
第二章 DTMB系统概述及其同步问题分析 | 第12-21页 |
2.1 DTMB系统介绍 | 第12-17页 |
2.1.1 DTMB系统发送端结构 | 第12-13页 |
2.1.2 系统帧结构及其特点 | 第13-16页 |
2.1.3 DTMB系统接收端结构 | 第16-17页 |
2.2 DTMB系统的同步问题分析 | 第17-20页 |
2.2.1 载波频率偏差对系统的影响 | 第17-19页 |
2.2.2 采样偏差对系统的影响 | 第19页 |
2.2.3 帧同步对系统的影响 | 第19-20页 |
2.3 本章小结 | 第20-21页 |
第三章 DTMB单载波同步系统的研究与仿真 | 第21-47页 |
3.1 DTMB单载波系统的同步流程设计 | 第21-22页 |
3.2 DTMB单载波系统的同步算法研究与设计 | 第22-41页 |
3.2.1 定时初调整 | 第22页 |
3.2.2 帧同步 | 第22-28页 |
3.2.2.1 帧头模式检测及帧头位置粗估计 | 第23-27页 |
3.2.2.2 帧头位置细估计 | 第27页 |
3.2.2.3 帧同步突发状况处理 | 第27-28页 |
3.2.3 频偏同步 | 第28-33页 |
3.2.3.1 频偏粗估计 | 第29-30页 |
3.2.3.2 变步长扫频 | 第30-33页 |
3.2.3.3 频偏细估计 | 第33页 |
3.2.4 采样同步 | 第33-41页 |
3.2.4.1 内插滤波器 | 第35-37页 |
3.2.4.2 内插控制器 | 第37-38页 |
3.2.4.3 匹配滤波器 | 第38-39页 |
3.2.4.4 定时误差提取器 | 第39页 |
3.2.4.5 环路滤波器及环路锁定判定器 | 第39-41页 |
3.3 DTMB单载波同步系统算法性能仿真及分析 | 第41-46页 |
3.4 本章小结 | 第46-47页 |
第四章 DTMB单载波同步系统的FPGA实现 | 第47-65页 |
4.1 FPGA开发平台简介 | 第47页 |
4.2 DTMB单载波同步系统的FPGA实现的总体结构 | 第47-49页 |
4.3 同步系统的各个模块的FPGA实现 | 第49-57页 |
4.3.1 系统控制模块的实现 | 第49-50页 |
4.3.2 帧同步模块的实现 | 第50-53页 |
4.3.2.1 自相关模块 | 第51-52页 |
4.3.2.2 数据存储模块 | 第52-53页 |
4.3.3 频率同步模块的实现 | 第53-56页 |
4.3.3.1 频偏粗细估计模块 | 第53-54页 |
4.3.3.2 扫频模块 | 第54-55页 |
4.3.3.3 频偏补偿模块 | 第55-56页 |
4.3.4 采样同步模块的实现 | 第56-57页 |
4.3.4.1 内插滤波器的实现 | 第56页 |
4.3.4.2 匹配滤波器的实现 | 第56-57页 |
4.4 同步系统的电路测试与分析 | 第57-64页 |
4.4.1 定时初调整测试 | 第59页 |
4.4.2 帧头同步测试 | 第59-60页 |
4.4.3 频率同步测试 | 第60-62页 |
4.4.4 采样同步测试 | 第62-63页 |
4.4.5 系统硬件框图与开销 | 第63-64页 |
4.5 本章小结 | 第64-65页 |
总结与展望 | 第65-66页 |
参考文献 | 第66-69页 |
致谢 | 第69-70页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第70页 |