摘要 | 第3-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第14-19页 |
1.1 课题研究背景及意义 | 第14-15页 |
1.2 国内外研究现状和发展趋势 | 第15-17页 |
1.3 本文研究目标 | 第17页 |
1.4 本文主要内容及结构安排 | 第17-19页 |
第2章 实时频谱分析原理及系统方案设计 | 第19-24页 |
2.1 实时频谱分析的基本原理 | 第19-20页 |
2.2 实时频谱分析系统的需求分析 | 第20-21页 |
2.3 系统总体设计方案 | 第21-22页 |
2.4 系统数据流结构 | 第22-23页 |
2.5 本章小结 | 第23-24页 |
第3章 系统设计基础理论分析 | 第24-44页 |
3.1 信号采集模块基本原理 | 第24-30页 |
3.1.1 信号采样基本理论 | 第24-26页 |
3.1.2 ADC性能指标 | 第26-28页 |
3.1.3 时间交替并行采样技术 | 第28-30页 |
3.2 实时触发模块基本实现原理 | 第30-36页 |
3.2.1 实时模式原理 | 第31-34页 |
3.2.2 触发模式设计原理 | 第34-36页 |
3.3 基带数字信号处理模块基本原理 | 第36-43页 |
3.3.1 多相滤波原理 | 第36-38页 |
3.3.2 窗口函数选择原理 | 第38-39页 |
3.3.3 CZT算法原理 | 第39-41页 |
3.3.4 阈值分析算法原理 | 第41-43页 |
3.4 本章小结 | 第43-44页 |
第4章 系统关键模块设计及FPGA实现 | 第44-66页 |
4.1 信号采集模块的设计及FPGA实现 | 第44-50页 |
4.1.1 信号采集模块结构设计 | 第44-45页 |
4.1.2 通道失配校正的FPGA实现 | 第45-48页 |
4.1.3 信号采集模块的仿真验证 | 第48-50页 |
4.2 实时触发模块的设计与FPGA实现 | 第50-56页 |
4.2.1 实时模式的FPGA实现及仿真验证 | 第50-53页 |
4.2.2 功率触发模式的FPGA实现及仿真验证 | 第53-54页 |
4.2.3 频率模板触发模式的FPGA实现及仿真验证 | 第54-56页 |
4.3 基带数字信号处理模块的设计与FPGA实现 | 第56-65页 |
4.3.1 多相滤波器模块设计实现 | 第57-59页 |
4.3.2 CZT模块设计实现 | 第59-61页 |
4.3.3 阈值分析模块设计实现 | 第61-64页 |
4.3.4 系统延时分析 | 第64-65页 |
4.4 本章小结 | 第65-66页 |
第5章 系统优化与性能验证 | 第66-77页 |
5.1 系统优化分析 | 第66-70页 |
5.1.1 系统全局时钟确定 | 第66页 |
5.1.2 系统时序优化设计 | 第66-68页 |
5.1.3 系统功耗优化设计 | 第68-70页 |
5.2 系统测试及分析 | 第70-76页 |
5.2.1 弱信号检测性能验证 | 第71-72页 |
5.2.2 非平稳信号检测性能验证 | 第72-75页 |
5.2.3 实时模式性能验证 | 第75-76页 |
5.3 本章小结 | 第76-77页 |
第6章 总结与展望 | 第77-79页 |
6.1 总结 | 第77页 |
6.2 展望 | 第77-79页 |
参考文献 | 第79-83页 |
致谢 | 第83-84页 |
攻读研究生期间参与的科研工作及研究成果 | 第84页 |