感应测井仪器中测控电路的设计
摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-17页 |
·课题研究的背景和意义 | 第10-11页 |
·国内外研究动态及发展历史 | 第11-14页 |
·国外感应测井技术的发展历史 | 第11-14页 |
·国内感应测井技术的发展现状 | 第14页 |
·课题研究内容及论文结构安排 | 第14-17页 |
第二章 感应测井的基本理论和设计指标分析 | 第17-27页 |
·感应测井的理论分析 | 第17-22页 |
·感应测井的基本原理 | 第17-18页 |
·双线圈系感应测井理论 | 第18-22页 |
·总体结构与技术指标分析 | 第22-27页 |
·感应测井仪器的整体结构 | 第22-24页 |
·测控电路的设计性能要求 | 第24-25页 |
·发射控制单元的技术指标分析 | 第25页 |
·多通道接收单元的技术指标分析 | 第25-27页 |
第三章 发射控制单元的设计 | 第27-47页 |
·总体设计方案概述 | 第27-33页 |
·信号发生器设计方案 | 第27-29页 |
·电路的整体结构 | 第29-30页 |
·主要器件选型 | 第30-33页 |
·硬件电路设计 | 第33-41页 |
·FPGA 外围配置电路 | 第33-34页 |
·电源稳压电路 | 第34-36页 |
·DDS 信号源电路 | 第36-39页 |
·继电器驱动电路 | 第39-40页 |
·通信接口电路 | 第40-41页 |
·FPGA 逻辑设计 | 第41-47页 |
·FPGA 的开发流程 | 第41-42页 |
·时序控制模块设计 | 第42-44页 |
·正弦函数查找表设计 | 第44-45页 |
·仿真结果和资源占用情况 | 第45-47页 |
第四章 多通道接收单元的改进设计 | 第47-68页 |
·电路设计方案概述 | 第47-52页 |
·两种设计方案对比 | 第47-49页 |
·组合电路的整体结构 | 第49页 |
·核心器件选型 | 第49-52页 |
·硬件电路平台的实现 | 第52-57页 |
·DSP 的最小系统设计 | 第52-53页 |
·信号调理电路设计 | 第53-54页 |
·存储器扩展电路设计 | 第54页 |
·电缆传输驱动电路设计 | 第54-57页 |
·软件的整合设计 | 第57-68页 |
·FPGA 功能模块的设计 | 第57-62页 |
·时序控制电路模块 | 第58页 |
·累加器和存储器模块 | 第58-59页 |
·曼彻斯特编解码模块 | 第59-62页 |
·逻辑资源消耗评估 | 第62页 |
·DSP 软件设计 | 第62-68页 |
·主程序设计流程 | 第62-63页 |
·系统的初始化 | 第63-64页 |
·外部接口程序设计 | 第64-65页 |
·外部中断程序设计 | 第65-68页 |
第五章 系统调试及实验结果分析 | 第68-78页 |
·系统的调试过程 | 第68-72页 |
·调试原则和仪器 | 第68-69页 |
·硬件电路调试 | 第69-70页 |
·软件功能调试 | 第70-72页 |
·实验结果分析 | 第72-78页 |
结束语 | 第78-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-83页 |
攻读硕士期间取得的研究成果 | 第83-84页 |