摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 研究背景 | 第10-12页 |
1.1.1 研究目的及意义 | 第10-11页 |
1.1.2 国内外研究现状 | 第11-12页 |
1.2 主要研究内容 | 第12-13页 |
1.3 主要研究成果及创新点 | 第13-14页 |
1.3.1 本论文主要研究成果 | 第13页 |
1.3.2 本论文主要创新点 | 第13-14页 |
1.4 论文结构安排 | 第14-15页 |
1.5 本章小结 | 第15-16页 |
第二章 光子集成PIC技术和多速率以太网业务适配技术理论研究 | 第16-28页 |
2.1 光子集成PIC技术 | 第16页 |
2.2 100G关键技术 | 第16-19页 |
2.2.1 100G传输方案 | 第17-18页 |
2.2.2 100G标准 | 第18-19页 |
2.2.3 100G应用现状 | 第19页 |
2.3 以太网帧标准技术 | 第19-25页 |
2.3.1 千兆以太网物理层 | 第21-22页 |
2.3.2 千兆以太网数据链路层 | 第22-24页 |
2.3.3 万兆以太网物理层 | 第24-25页 |
2.3.4 万兆以太网数据链路层 | 第25页 |
2.4 多速率以太网业务适配传输技术研究 | 第25-27页 |
2.5 本章小结 | 第27-28页 |
第三章 多速率以太网业务适配传输方案设计 | 第28-38页 |
3.1 多速率以太网业务适配传输方案总体设计 | 第29-31页 |
3.2 业务侧业务接入单元设计 | 第31-35页 |
3.2.1 业务侧物理层PHY功能模块设计 | 第32-33页 |
3.2.2 千兆以太网业务接收功能模块 | 第33-34页 |
3.2.3 万兆以太网业务接收功能模块 | 第34页 |
3.2.4 千兆以太网业务发送功能模块 | 第34-35页 |
3.2.5 万兆以太网业务发送功能模块 | 第35页 |
3.3 核心数据处理单元设计 | 第35-36页 |
3.4 网络侧业务传输单元设计 | 第36-37页 |
3.5 本章小结 | 第37-38页 |
第四章 多速率以太网业务适配传输FPGA实现 | 第38-62页 |
4.1 FPGA基础开发板简介 | 第38-39页 |
4.2 业务侧业务接入单元实现 | 第39-51页 |
4.2.1 业务侧万兆以太网物理层PHY功能实现 | 第39-40页 |
4.2.2 千兆以太网业务接收功能实现 | 第40-43页 |
4.2.3 万兆以太网业务接收功能实现 | 第43-46页 |
4.2.4 千兆以太网业务发送功能实现 | 第46-48页 |
4.2.5 万兆以太网业务发送功能实现 | 第48-51页 |
4.3 核心数据处理单元实现 | 第51-59页 |
4.3.1 轮询汇聚功能实现 | 第51-55页 |
4.3.2 业务分发功能实现 | 第55-59页 |
4.4 网络侧业务传输单元实现 | 第59-61页 |
4.5 本章总结 | 第61-62页 |
第五章 适配传输实验系统验证 | 第62-70页 |
5.1 实验系统验证平台搭建 | 第62-63页 |
5.2 实验系统验证及实验结果 | 第63-68页 |
5.3 本章总结 | 第68-70页 |
第六章 总结和展望 | 第70-72页 |
参考文献 | 第72-76页 |
致谢 | 第76-78页 |
攻读硕士学位期间发表论文 | 第78页 |