首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--调制技术与调制器、解调技术与解调器论文--调制技术与调制器论文

高精度∑-Δ调制器的研究与设计

摘要第5-8页
ABSTRACT第8-11页
符号对照表第16-18页
缩略语对照表第18-23页
第一章 绪论第23-33页
    1.1 论文的研究背景第23-26页
    1.2 ∑-Δ调制器国内外研究现状第26-29页
        1.2.1 ∑-Δ调制器发展历史第26-28页
        1.2.2 高精度∑-Δ调制器国内外新进展第28-29页
    1.3 论文的主要研究工作和创新点第29-31页
    1.4 论文的组织结构第31-33页
第二章 ∑-Δ调制器基础第33-59页
    2.1 ADC概述第33-42页
        2.1.1 采样第34页
        2.1.2 量化第34-37页
        2.1.3 量化噪声第37-39页
        2.1.4 ADC的分类第39-40页
        2.1.5 ADC的性能参数第40-42页
    2.2 Σ-Δ ADC第42-49页
        2.2.1 过采样技术第44-46页
        2.2.2 噪声整形技术第46-49页
    2.3 ∑-Δ调制器基本结构分析第49-57页
        2.3.1 一阶∑-Δ调制器第50-52页
        2.3.2 二阶∑-Δ调制器第52-53页
        2.3.3 单环高阶∑-Δ调制器第53-54页
        2.3.4 级联∑-Δ调制器第54-56页
        2.3.5 多位∑-Δ调制器第56-57页
    2.4 本章小结第57-59页
第三章 ∑-Δ调制器系统设计与仿真第59-83页
    3.1 高精度音频∑-Δ调制器系统设计第59-69页
        3.1.1 ∑-Δ调制器基本参数设计第59-61页
        3.1.2 ∑-Δ调制器噪声传递函数的优化设计第61-66页
        3.1.3 ∑-Δ调制器结构实现及系数优化第66-69页
    3.2 高精度音频∑-Δ调制器系统行为级仿真第69-82页
        3.2.1 时钟抖动的分析与建模第70-71页
        3.2.2 积分器噪声分析与建模第71-73页
        3.2.3 积分器非理想性因素分析与建模第73-79页
        3.2.4 非理想开关第79-80页
        3.2.5 电容误差对调制器性能的影响第80页
        3.2.6 多位DAC的非线性第80页
        3.2.7 高精度∑-Δ调制器系统行为级仿真和模块参数设计第80-82页
    3.3 本章小结第82-83页
第四章 高精度音频∑-Δ调制器电路设计第83-115页
    4.1 高精度音频∑-Δ调制器电路结构第83-85页
    4.2 运算放大器电路设计第85-91页
        4.2.1 运算放大器电路设计第86-89页
        4.2.2 共模反馈电路设计第89-90页
        4.2.3 偏置电路设计第90页
        4.2.4 运放仿真结果第90-91页
    4.3 开关电容积分器设计第91-95页
        4.3.1 开关的设计第91-93页
        4.3.2 电容的设计第93-94页
        4.3.3 积分器实现第94-95页
    4.4 时钟产生电路设计第95-96页
    4.5 基准源电路设计第96-104页
        4.5.1 带隙基准源原理第97-98页
        4.5.2 传统带隙基准电压源结构分析第98-99页
        4.5.3 改进CMOS共源共栅带隙基准电压源设计第99-103页
        4.5.4 基准电流源的设计第103-104页
    4.6 量化器设计第104-108页
        4.6.1 4-Bit Flash ADC设计第105-107页
        4.6.2 比较器设计第107-108页
    4.7 多位DAC和DEM模块以及译码器设计第108-112页
        4.7.1 多位DAC设计第108-110页
        4.7.2 DEM实现模块第110-111页
        4.7.3 译码器设计第111-112页
    4.8 本章小结第112-115页
第五章 ∑-Δ调制器版图设计与性能仿真第115-125页
    5.1 ∑-Δ调制器版图设计第115-123页
        5.1.1 版图设计规则第115-116页
        5.1.2 版图设计步骤第116页
        5.1.3 版图设计中的匹配第116-119页
        5.1.4 静电释放保护第119-120页
        5.1.5 双通道高精度音频∑-Δ调制器版图设计与优化第120-123页
    5.2 调制器性能仿真结果第123-124页
    5.3 本章小结第124-125页
第六章 总结与展望第125-127页
    6.1 本文工作总结第125-126页
    6.2 未来工作展望第126-127页
参考文献第127-137页
致谢第137-139页
作者简介第139-140页

论文共140页,点击 下载论文
上一篇:等离子鞘套下测控通信信号传输特性研究
下一篇:等离子鞘套地面模拟技术及电波传播实验研究