中文摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第一章 绪论 | 第10-21页 |
·课题研究背景、目的和意义 | 第10-13页 |
·可配置可扩展处理器的研究现状及面临的问题 | 第13-17页 |
·本文主要研究工作和创新之处 | 第17-19页 |
·论文结构 | 第19-21页 |
第二章 可配置可扩展处理器研究基础 | 第21-37页 |
·可配置性和可扩展性 | 第21-23页 |
·可配置性 | 第21-22页 |
·可扩展性 | 第22-23页 |
·基于可配置可扩展处理器的SoC 设计方法 | 第23-25页 |
·指令集并行与传输触发体系结构 | 第25-29页 |
·指令级并行 | 第25-26页 |
·传输触发体系结构 | 第26-29页 |
·与机器相关编译器优化 | 第29-35页 |
·基本块和控制流分析 | 第30-31页 |
·指令调度与数据依赖分析 | 第31-33页 |
·数据流分析 | 第33-34页 |
·寄存器分配与指派 | 第34-35页 |
·电子系统级设计 | 第35-37页 |
第三章 可配置可扩展T*CORE 处理器及软硬件协同设计流程 | 第37-53页 |
·T*CORE 处理器架构与逻辑设计 | 第37-48页 |
·T*CORE 处理器总体架构 | 第38页 |
·T*CORE 核心计算组件 | 第38-40页 |
·T*CORE 处理器流水线策略 | 第40-41页 |
·T*CORE 处理器指令格式 | 第41-42页 |
·T*CORE 处理器指令控制单元IFETCH | 第42-43页 |
·T*CORE 处理器功能单元FU | 第43-44页 |
·T*CORE 处理器SoCket 及控制寄存器CTRL_REG | 第44-46页 |
·T*CORE 处理器硬循环机制 | 第46-48页 |
·基于T*CORE 处理器软硬件协同设计流程 | 第48-51页 |
·本章小结 | 第51-53页 |
第四章 面向T*CORE 处理器可重定目标编译器的研究 | 第53-74页 |
·问题提出 | 第53-54页 |
·T*CORE 处理器的可重定目标编译器框架 | 第54-55页 |
·基于线性扫描的全局寄存器分配 | 第55-60页 |
·基于线性扫描的全局寄存器分配算法关键概念描述 | 第56-57页 |
·基于线性扫描的全局寄存器分配算法的设计与实现 | 第57-59页 |
·实验结果与分析 | 第59-60页 |
·基于操作的表调度与关键路径混合指令调度算法 | 第60-66页 |
·基于操作的表调度与关键路径混合指令调度策略 | 第60-62页 |
·数据计算类操作的调度策略 | 第62-64页 |
·实验结果与分析 | 第64-66页 |
·遗传算法在T*CORE 处理器编译器中的应用 | 第66-72页 |
·面向T*CORE 处理器指令调度的数学描述 | 第67-68页 |
·面向T*CORE 处理器指令调度的遗传算法框架 | 第68-71页 |
·实验结果与分析 | 第71-72页 |
·本章小结 | 第72-74页 |
第五章 基于T*CORE 处理器电子系统级建模的研究 | 第74-85页 |
·问题提出 | 第74-75页 |
·T*CORE 处理器电子系统级模型框架 | 第75-76页 |
·处理器状态模型 | 第76-77页 |
·仿真核模型 | 第77-79页 |
·指令集自定义及架构解析模型 | 第79-80页 |
·T*CORE 处理器电子系统级模型功能验证及性能评估 | 第80-83页 |
·本章小结 | 第83-85页 |
第六章 基于T*CORE 处理器指令压缩的研究 | 第85-97页 |
·问题提出 | 第85-86页 |
·T*CORE 处理器空操作复用设计 | 第86-87页 |
·基于熵编码和马尔可夫模型的T*CORE 处理器指令压缩 | 第87-92页 |
·基于查找表算术编码 | 第88-90页 |
·基于马尔可夫链的概率模型 | 第90-92页 |
·实验结果与分析 | 第92-95页 |
·本章小结 | 第95-97页 |
第七章 基于T*CORE 处理器音频处理SoC 设计 | 第97-116页 |
·MP3 解码流程及软件优化 | 第97-102页 |
·MP3 解码流程 | 第97-99页 |
·MP3 解码软件功能优化 | 第99-102页 |
·面向音频处理的SoC 架构及软硬件功能划分 | 第102-105页 |
·音频处理SoC 中T*CORE 处理器的设计 | 第105-112页 |
·音频处理SoC 中T*CORE A0424v1 处理器架构 | 第105-107页 |
·T*CORE A0424v1 处理器特殊功能单元 | 第107-111页 |
·T*CORE A0424v1 处理器指令格式 | 第111-112页 |
·T*CORE A0424v1 处理器物理实现及性能分析 | 第112-115页 |
·本章小结 | 第115-116页 |
第八章 总结与展望 | 第116-120页 |
参考文献 | 第120-129页 |
发表论文和科研情况说明 | 第129-131页 |
致谢 | 第131页 |