摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第一章 绪论 | 第7-11页 |
·逆合成孔径雷达(ISAR)简介 | 第7-8页 |
·ISAR 成像技术发展概况 | 第8-9页 |
·ISAR 实时成像系统设计概述 | 第9-10页 |
·论文的内容安排 | 第10-11页 |
第二章 ISAR 成像关键技术分析 | 第11-19页 |
·ISAR 平动补偿原理介绍 | 第11-13页 |
·包络对齐原理分析 | 第13-15页 |
·初相校正原理分析 | 第15-18页 |
·ISAR 成像关键技术总结 | 第18-19页 |
第三章 ISAR 成像关键技术实时实现设计 | 第19-35页 |
·基于 FPGA 的系统设计 | 第19-23页 |
·基于 FPGA 系统设计介绍 | 第19-20页 |
·基于 FPGA 的系统设计流程 | 第20-22页 |
·基于 FPGA 的系统设计展望 | 第22-23页 |
·ISAR 成像关键技术实时实现处理板设计 | 第23-27页 |
·实时处理板简要介绍 | 第23-25页 |
·实时处理板 FPGA 功能块介绍 | 第25-26页 |
·实时处理板 DSP 功能块介绍 | 第26-27页 |
·实时信号处理板总线接口设计 | 第27-34页 |
·高速差分数据线 LVDS | 第27-29页 |
·外部互联总线 PCI | 第29-31页 |
·FPGA 芯片与 DDR2 SDRAM 接口通信 | 第31-34页 |
·ISAR 成像关键技术实时实现设计总结 | 第34-35页 |
第四章 ISAR 成像关键技术的实时实现 | 第35-53页 |
·包络对齐的实时实现 | 第35-44页 |
·基于 FPGA 的距离向 FFT/IFFT 实现 | 第36-38页 |
·基于 FPGA 的数据开方实现 | 第38-40页 |
·基于 FPGA 的 FIFO 缓存及复乘实现 | 第40-42页 |
·基于 FPGA 的时延校正实现 | 第42-44页 |
·初相校正的实时实现 | 第44-49页 |
·基于 FPGA 的归一化方差实现 | 第45-46页 |
·基于 FPGA 的排序实现 | 第46-48页 |
·基于 FPGA 的初相误差估计实现 | 第48-49页 |
·实时与理论结果比对分析 | 第49-53页 |
第五章 总结与展望 | 第53-55页 |
·本文工作总结 | 第53-54页 |
·工作展望 | 第54-55页 |
致谢 | 第55-57页 |
参考文献 | 第57-59页 |
作者在攻读硕士期间(合作)的研究成果 | 第59-60页 |