面向LTE的高性能向量浮点MAC单元的研究与实现
| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-24页 |
| ·研究背景 | 第12-13页 |
| ·研究现状和发展动态 | 第13-20页 |
| ·相关DSP研究现状 | 第13-17页 |
| ·FMAC结构发展动态 | 第17-20页 |
| ·YHFT-Matrix DSP概述 | 第20-21页 |
| ·IEEE754-2008 浮点运算标准说明 | 第21-22页 |
| ·本文主要研究内容 | 第22-23页 |
| ·论文组织结构 | 第23-24页 |
| 第二章 高性能向量浮点MAC单元的设计分析与研究 | 第24-38页 |
| ·LTE核心算法分析 | 第24-29页 |
| ·FFT/IFFT算法 | 第24-26页 |
| ·FIR数字滤波器算法 | 第26-27页 |
| ·信道估计算法 | 第27-28页 |
| ·MIMO均衡算法 | 第28-29页 |
| ·算法映射 | 第29-33页 |
| ·复数乘法 | 第29-30页 |
| ·蝶形运算 | 第30-31页 |
| ·FIR滤波算法 | 第31页 |
| ·矩阵乘法 | 第31-33页 |
| ·高性能向量浮点MAC单元的体系结构设计 | 第33-35页 |
| ·向量浮点MAC总体结构设计 | 第33页 |
| ·浮点MAC部件总体结构设计 | 第33-35页 |
| ·向量浮点MAC单元指令集 | 第35-36页 |
| ·本章小结 | 第36-38页 |
| 第三章 多功能SIMD全流水的高速浮点MAC结构 | 第38-52页 |
| ·SIMD浮点MAC全流水结构设计 | 第38-45页 |
| ·流水线第一站设计 | 第39-41页 |
| ·流水线第二站设计 | 第41-42页 |
| ·流水线第三站设计 | 第42-43页 |
| ·流水线第四站设计 | 第43-44页 |
| ·流水线第五站设计 | 第44-45页 |
| ·双精度浮点乘加结构 | 第45-46页 |
| ·SIMD浮点乘加结构 | 第46-48页 |
| ·单精度浮点复数乘法结构 | 第48-49页 |
| ·流水线低功耗设计研究 | 第49-51页 |
| ·本章小结 | 第51-52页 |
| 第四章 浮点MAC部件关键模块复用技术研究与实现 | 第52-68页 |
| ·部分积产生 | 第52-54页 |
| ·Booth编码 | 第52-53页 |
| ·部分积生成复用实现 | 第53-54页 |
| ·部分积压缩 | 第54-56页 |
| ·4-2CSA加法结构 | 第55-56页 |
| ·部分积压缩树复用实现 | 第56页 |
| ·对阶移位 | 第56-60页 |
| ·对阶移位思想 | 第57-58页 |
| ·桶形移位器 | 第58-59页 |
| ·对阶移位器复用实现 | 第59-60页 |
| ·前导零预测 | 第60-66页 |
| ·LZA预编码 | 第62页 |
| ·LZA编码树 | 第62-63页 |
| ·LZA并行修正树 | 第63-65页 |
| ·LZA复用实现结构 | 第65-66页 |
| ·规格化移位 | 第66-67页 |
| ·本章小结 | 第67-68页 |
| 第五章 浮点MAC部件的验证与综合 | 第68-82页 |
| ·验证方案与验证环境 | 第68-70页 |
| ·验证方案 | 第68-69页 |
| ·验证环境 | 第69-70页 |
| ·浮点MAC部件的验证 | 第70-77页 |
| ·功能点验证 | 第70-72页 |
| ·随机数验证 | 第72-75页 |
| ·算法级验证 | 第75-76页 |
| ·覆盖率分析 | 第76-77页 |
| ·逻辑综合与优化 | 第77-81页 |
| ·逻辑优化策略 | 第78-79页 |
| ·综合结果与性能分析 | 第79-81页 |
| ·本章小结 | 第81-82页 |
| 第六章 结束语 | 第82-84页 |
| ·论文工作总结 | 第82-83页 |
| ·未来研究展望 | 第83-84页 |
| 致谢 | 第84-85页 |
| 参考文献 | 第85-89页 |
| 作者在学期间取得的学术成果 | 第89页 |