Ka波段雷达中频信号源模块及控制电路研制
摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 引言 | 第11-15页 |
·课题研究背景 | 第11页 |
·频率合成技术简介 | 第11-13页 |
·课题简介 | 第13-15页 |
第二章 频率合成技术简介及性能分析 | 第15-29页 |
·间接频率合成技术(PLL) | 第15-20页 |
·锁相环的工作原理 | 第15-18页 |
·鉴相器(PD) | 第16页 |
·环路滤波器(LF) | 第16-18页 |
·压控振荡器(VCO) | 第18页 |
·锁相环的性能分析 | 第18-20页 |
·直接数字频率合成技术(DDS) | 第20-25页 |
·DDS 的结构与基本原理 | 第20-23页 |
·DDS 的相噪及杂散情况 | 第23-25页 |
·混合式频率合成技术 | 第25-27页 |
·DDS 激励锁相环 | 第25-26页 |
·锁相环内插DDS | 第26-27页 |
·频率合成其他关键器件分析 | 第27-29页 |
·倍频器 | 第27-28页 |
·射频开关 | 第28-29页 |
第三章 系统方案分析与设计 | 第29-42页 |
·系统指标要求及分析 | 第29-31页 |
·系统总体设计与控制方案分析 | 第31-33页 |
·DDS 通路方案设计 | 第33-38页 |
·DDS 芯片AD9910 | 第34-35页 |
·倍频与滤波设计 | 第35-36页 |
·DDS 通路整体方案分析 | 第36-38页 |
·PLL 通路设计及方案论证 | 第38-40页 |
·锁相环芯片选择与分析 | 第38-39页 |
·锁相环输出方案设计分析 | 第39-40页 |
·时钟及射频开关方案分析 | 第40-42页 |
·时钟分频器AD9513 | 第40-41页 |
·射频开关选通设计 | 第41-42页 |
第四章 系统硬件设计与控制实现 | 第42-62页 |
·时钟与功率控制部分设计 | 第42-43页 |
·AD9910 外围电路设计 | 第43-46页 |
·ADF4360-7 外围电路设计 | 第46-48页 |
·控制模块的电路设计 | 第48页 |
·FPGA 控制实现 | 第48-59页 |
·控制程序顶层设计 | 第50-51页 |
·模式选择、异常检测及编码模块 | 第51页 |
·ADF4360-7 控制模块 | 第51-54页 |
·AD9910 控制模块 | 第54-59页 |
·印刷电路版设计 | 第59-62页 |
第五章 系统调试与测试结果图 | 第62-71页 |
·模块实物 | 第62-64页 |
·系统调试问题及解决方案 | 第64-65页 |
·模块内部功能单元测试图 | 第65-70页 |
·系统综合测试结果及改进建议 | 第70-71页 |
结论 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
攻读硕士学位期间的研究成果 | 第76-77页 |