Ka波段雷达中频信号源模块的设计与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-11页 |
第一章 引言 | 第11-16页 |
·频率合成技术概述 | 第11-13页 |
·频率合成技术在国内外的发展状况 | 第13页 |
·频率合成器指标介绍 | 第13-15页 |
·项目背景及本文主要内容 | 第15-16页 |
第二章 频率合成器的工作原理 | 第16-31页 |
·相噪及杂散理论 | 第16-19页 |
·相位噪声理论 | 第17-18页 |
·杂散理论 | 第18-19页 |
·DDS 工作原理及其性能分析 | 第19-26页 |
·DDS 工作原理 | 第19-20页 |
·DDS 的结构 | 第20-22页 |
·DDS 技术特点 | 第22-24页 |
·DDS 输出频谱特性分析 | 第24-26页 |
·DDS 性能分析 | 第26页 |
·PLL 的工作原理及杂散相噪分析 | 第26-30页 |
·锁相环路的原理 | 第26-29页 |
·锁相环的杂散及相噪分析 | 第29-30页 |
·倍频器和分频器的工作原理 | 第30-31页 |
第三章 系统方案设计与论证 | 第31-42页 |
·频率合成器的设计流程 | 第31-32页 |
·系统的指标要求 | 第32-34页 |
·方案的选择 | 第34-36页 |
·芯片选择 | 第36-39页 |
·控制芯片的选择 | 第36页 |
·DDS 芯片的选择 | 第36-38页 |
·锁相环芯片的选择 | 第38-39页 |
·时钟分频芯片的选择 | 第39页 |
·系统方案论证 | 第39-42页 |
第四章 具体单元电路的设计与控制实现 | 第42-60页 |
·PCB 布局布线原理 | 第43页 |
·晶体振荡电路及时钟分频电路的设计 | 第43-45页 |
·FPGA 外围电路设计 | 第45-46页 |
·DDS 支路设计 | 第46-51页 |
·DDS 时钟信号设计 | 第46-47页 |
·DDS 外围电路设计 | 第47-50页 |
·带通滤波器的设计 | 第50-51页 |
·PLL 支路的设计及其PCB 版图结构 | 第51-54页 |
·PLL 的时钟与外围电路设计 | 第51-53页 |
·环路滤波器的设计 | 第53页 |
·输出双转单电路 | 第53-54页 |
·控制程序实现及主要参数的设置 | 第54-60页 |
·DDS 控制 | 第55-57页 |
·PLL 控制 | 第57-58页 |
·整个系统的控制模块 | 第58-60页 |
第五章 系统调试及测试实物图 | 第60-71页 |
·系统调试 | 第60-61页 |
·软件调试 | 第60-61页 |
·硬件调试 | 第61页 |
·腔体结构测试图 | 第61-63页 |
·单元电路测试 | 第63-68页 |
·晶体振荡器的测试 | 第63-64页 |
·时钟分频芯片输出测试 | 第64-65页 |
·DDS 支路测试 | 第65-66页 |
·PLL 支路测试 | 第66-68页 |
·测试结果分析 | 第68-71页 |
第六章 结论 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-76页 |
攻读硕士学位期间的研究成果 | 第76-77页 |