基于RISC的微处理器研究与设计
中文摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 引言 | 第9-12页 |
·课题背景 | 第9-10页 |
·集成电路设计的发展与研究现状 | 第9页 |
·微处理器的发展与研究现状 | 第9-10页 |
·研究意义 | 第10页 |
·本文的主要内容 | 第10-12页 |
第二章 系统设计的理论研究 | 第12-25页 |
·微处理器结构 | 第12-14页 |
·指令系统概述 | 第14-17页 |
·CISC 指令系统 | 第14-15页 |
·RISC 指令系统 | 第15页 |
·指令系统的选择 | 第15-17页 |
·微处理器分类 | 第17-19页 |
·硬件描述语言 | 第19-21页 |
·Verilog HDL | 第19-20页 |
·VHDL | 第20-21页 |
·硬件描述语言的选择 | 第21页 |
·设计方法 | 第21-25页 |
·Bottom-up 设计 | 第22页 |
·Top-down 设计 | 第22-23页 |
·设计方法的选择 | 第23页 |
·小结 | 第23-25页 |
第三章 模块设计与功能仿真 | 第25-49页 |
·总体架构 | 第25-26页 |
·指令介绍 | 第26-28页 |
·指令格式 | 第26-27页 |
·指令说明 | 第27-28页 |
·设计思路 | 第28-30页 |
·设计流程 | 第28-30页 |
·模块划分 | 第30页 |
·仿真工具介绍 | 第30-32页 |
·控制器模块设计与功能仿真 | 第32-39页 |
·状态机简介 | 第32-34页 |
·设计风格 | 第34-35页 |
·状态划分 | 第35-38页 |
·编码方式 | 第38-39页 |
·数据通路模块设计与功能仿真 | 第39-44页 |
·通用寄存器(R0-R3) | 第40-41页 |
·特殊寄存器(Reg_Y、Reg_Z) | 第41页 |
·运算器(ALU) | 第41-42页 |
·多路选择器(Mux) | 第42-43页 |
·程序计数器(PC) | 第43页 |
·指令/地址寄存器(IR/Addr) | 第43-44页 |
·存储器模块 | 第44页 |
·TOP 模块仿真验证与分析 | 第44-48页 |
·本章小结 | 第48-49页 |
第四章 综合优化与实现 | 第49-63页 |
·Synplify Pro 简介 | 第49-50页 |
·FPGA 简介 | 第50-52页 |
·可综合风格 | 第52-55页 |
·可综合语法结构 | 第52-53页 |
·综合原则 | 第53-55页 |
·综合过程 | 第55-61页 |
·子模块的综合 | 第55-58页 |
·TOP 模块的综合 | 第58-61页 |
·小结 | 第61-63页 |
第五章 布局布线与验证 | 第63-69页 |
·Quartus II 简介 | 第63-64页 |
·布局布线 | 第64-66页 |
·后仿真验证 | 第66-67页 |
·小结 | 第67-69页 |
第六章 总结与展望 | 第69-71页 |
·总结 | 第69-70页 |
·展望 | 第70-71页 |
参考文献 | 第71-74页 |
攻读学位期间公开发表论文 | 第74-75页 |
致谢 | 第75-76页 |