SATA接口技术研究及设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 绪论 | 第8-14页 |
| ·课题背景及研究目的 | 第8-9页 |
| ·国内外研究现状 | 第9-13页 |
| ·SATA接口硬盘的发展现状 | 第9-10页 |
| ·SATA接口技术研究现状 | 第10-12页 |
| ·SATA接口存储控制器研究现状 | 第12-13页 |
| ·论文的主要研究内容及组织结构 | 第13-14页 |
| 第2章 SATA接口及串行通信时钟恢复技术研究 | 第14-24页 |
| ·SATA接口物理特性 | 第14-16页 |
| ·相关硬盘接口的性能比较 | 第16-18页 |
| ·ATA接口及性能比较 | 第16-17页 |
| ·SAS接口及性能比较 | 第17-18页 |
| ·串行通信与时钟恢复技术研究 | 第18-23页 |
| ·基带串行通信模型 | 第18-19页 |
| ·基带串行通信中相关信号参数 | 第19-20页 |
| ·时钟恢复技术 | 第20-21页 |
| ·时钟恢复电路结构 | 第21-23页 |
| ·本章小结 | 第23-24页 |
| 第3章 SATA协议分析 | 第24-44页 |
| ·SATA协议概述 | 第24-25页 |
| ·SATA物理层 | 第25-29页 |
| ·物理层内部结构 | 第25-26页 |
| ·物理层协议功能 | 第26页 |
| ·带外信号 | 第26-29页 |
| ·SATA链路层 | 第29-37页 |
| ·8B/10B编码 | 第30-32页 |
| ·链路层中的数据结构 | 第32-35页 |
| ·CRC校验 | 第35-36页 |
| ·扰码 | 第36-37页 |
| ·SATA传输层 | 第37-43页 |
| ·帧信息结构 | 第37-41页 |
| ·主机传输层状态机 | 第41-43页 |
| ·SATA应用层 | 第43页 |
| ·本章小结 | 第43-44页 |
| 第4章 基于FPGA的SATA接口控制器研究 | 第44-61页 |
| ·系统设计方案概述 | 第44-45页 |
| ·物理层设计 | 第45-49页 |
| ·高速收发器 | 第45-47页 |
| ·8B/10B编解码的实现 | 第47-48页 |
| ·OOB模块的实现 | 第48-49页 |
| ·链路层设计 | 第49-58页 |
| ·CRC校验模块的实现 | 第50-54页 |
| ·加解扰模块的实现 | 第54-55页 |
| ·时序控制模块的实现 | 第55-58页 |
| ·应用层及传输层设计 | 第58-60页 |
| ·本章小结 | 第60-61页 |
| 结论 | 第61-62页 |
| 参考文献 | 第62-66页 |
| 攻读硕士学位期间发表的论文 | 第66-68页 |
| 致谢 | 第68页 |