首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

基于虫洞路由的环形片上网络架构研究

致谢第1-6页
摘要第6-7页
ABSTRACT第7-11页
插图清单第11-12页
表格清单第12-13页
1 绪论第13-25页
   ·研究背景第13-22页
     ·片上系统和片上总线第13-17页
     ·单核处理器的性能瓶颈第17-18页
     ·多核的发展趋势第18-20页
     ·片上网络第20-22页
     ·研究意义第22页
   ·研究内容第22-23页
   ·论文结构第23-25页
2 环形片上网络相关技术第25-35页
   ·片上网络拓扑分析第25-27页
   ·路由仲裁与交换机制第27-30页
     ·路由机制第27-28页
     ·仲裁机制第28页
     ·交换机制第28-30页
   ·虫洞路由的相关问题第30-32页
     ·虫洞路由的弊端第30-31页
     ·虚通道技术第31-32页
   ·环形片上网络研究现状第32-33页
   ·小结第33-35页
3 一种新的环形NoC架构第35-49页
   ·整体框架第35-36页
   ·数据传输方式第36-39页
     ·数据包格式第36-38页
     ·最小跳数路由第38页
     ·节点间互联第38-39页
   ·节点虚通道组第39-40页
   ·地址递减模型第40-42页
   ·反馈信号与建立连续传输通道第42-47页
     ·刹车问题第42-43页
     ·多路反馈与统一反馈的权衡第43-44页
     ·建立连续传输虚通道第44-47页
   ·小结第47-49页
4 交换节点功能实现第49-63页
   ·节点模块划分第49-50页
   ·虚通道组第50-51页
   ·输入FIFO第51-53页
     ·概述第51-52页
     ·预处理功能第52-53页
     ·输入FIFO状态机第53页
   ·路由第53-54页
   ·环仲裁器第54-59页
     ·环仲裁器功能第54-55页
     ·环仲裁器的机制实现与研究第55-59页
   ·输出仲裁器第59-60页
   ·输出FIFO第60页
   ·小结第60-63页
5 系统仿真与性能分析第63-75页
   ·寄存器传输级实现第63页
   ·仿真与综合第63-66页
     ·搭建验证环境第63-65页
     ·综合结果第65-66页
   ·性能分析第66-73页
     ·基于本架构的性能分析第66-71页
     ·基于SystemC仿真的性能评价第71-72页
     ·与同类环形NoC实现的性能比较第72-73页
   ·小结第73-75页
6 结束语第75-77页
   ·论文总结第75页
   ·进一步工作的展望第75-77页
参考文献第77-83页
作者简历第83页

论文共83页,点击 下载论文
上一篇:基于柔性多层带材的集成EMI滤波器设计
下一篇:基于FPGA的实时数字化光纤传输方案研究