机载宽幅图像实时并行压缩与存储系统研制
摘要 | 第1-5页 |
ABSTRACT | 第5-12页 |
第一章 绪论 | 第12-16页 |
·研究背景、现状与意义 | 第12-14页 |
·航拍的发展史 | 第12-13页 |
·图像高速传输在航拍中的重要性 | 第13-14页 |
·相关技术指标及主要研究内容 | 第14-16页 |
第二章 基于JPEG2000 的图像压缩编码 | 第16-26页 |
·图像压缩原理 | 第16-18页 |
·图像压缩基础 | 第16页 |
·图像压缩方法分类 | 第16-18页 |
·静态图像压缩的国际标准 | 第18页 |
·JPEG2000 图像压缩标准及其核心技术 | 第18-23页 |
·JPEG2000 标准简介 | 第18-19页 |
·预处理 | 第19页 |
·小波变换 | 第19-22页 |
·量化 | 第22-23页 |
·熵编码 | 第23页 |
·ADV202 编解码芯片 | 第23-25页 |
·小结 | 第25-26页 |
第三章 系统方案设计与关键技术介绍 | 第26-33页 |
·系统方案设计 | 第26-28页 |
·乒乓操作 | 第28-29页 |
·乒乓操作的实现 | 第28页 |
·乒乓操作的优点 | 第28-29页 |
·IP 核 | 第29-31页 |
·IP 核的含义与分类 | 第29页 |
·Xilinx 中的IP Core 及其调用 | 第29-30页 |
·IP Core 的设计流程 | 第30-31页 |
·Xilinx Virtex5 | 第31-32页 |
·小结 | 第32-33页 |
第四章 基于JPEG2000 的并行实时压缩 | 第33-63页 |
·高速缓存模块 | 第33-46页 |
·模块分析 | 第33-34页 |
·硬件设计 | 第34-36页 |
·模块实现 | 第36-46页 |
·并行实时压缩硬件设计 | 第46-54页 |
·DSP 最小系统的设计 | 第48-49页 |
·ADV202 图像压缩电路设计 | 第49-53页 |
·FPGA 主控制器设计 | 第53-54页 |
·并行实时压缩系统的软件设计 | 第54-58页 |
·ADV202 编解码测试 | 第58-62页 |
·图像压缩效果的定量指标 | 第58-59页 |
·JPEG2000 标准编解码测试 | 第59-62页 |
·小结 | 第62-63页 |
第五章 压缩数据的硬盘存储 | 第63-80页 |
·SATA 硬盘简介 | 第63页 |
·SATA 硬盘总线协议分析 | 第63-64页 |
·SATA 控制器的IP 核实现 | 第64-71页 |
·IP 核的结构概述 | 第64-66页 |
·IP 核的用户接口 | 第66-71页 |
·IP 核的测试 | 第71-79页 |
·测试模型 | 第71-72页 |
·读/写正确性测试 | 第72-79页 |
·小结 | 第79-80页 |
第六章 总结与展望 | 第80-82页 |
·总结 | 第80页 |
·展望 | 第80-82页 |
参考文献 | 第82-84页 |
致谢 | 第84-85页 |
在学期间的研究成果及发表的学术论文 | 第85-86页 |
附录 | 第86页 |