摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-20页 |
1.1 研究背景及意义 | 第14-18页 |
1.2 研究内容与结构安排 | 第18-20页 |
第二章 干扰信道的特征及其容量计算 | 第20-42页 |
2.1 干扰信道的基本特征 | 第20-23页 |
2.1.1 干扰信道的模型 | 第20-21页 |
2.1.2 两用户高斯干扰信道的模型 | 第21-23页 |
2.2 常见干扰信道模型的容量 | 第23-29页 |
2.2.1 一般的离散无记忆强干扰信道 | 第23-26页 |
2.2.2 一般的高斯强干扰信道 | 第26页 |
2.2.3 Han-Kobayashi策略 | 第26-29页 |
2.3 对称循环干扰信道的可达和速率 | 第29-38页 |
2.3.1 对称循环干扰信道的模型 | 第29-30页 |
2.3.2 可用功率分配方案 | 第30-35页 |
2.3.3 对称循环干扰信道不同信噪比下的速率和 | 第35-38页 |
2.4 干扰信道的容量限区域 | 第38-41页 |
2.5 本章小结 | 第41-42页 |
第三章 多层LDPC码叠加编码调制系统 | 第42-62页 |
3.1 LDPC码的知识梗概 | 第42-48页 |
3.1.1 LDPC码的基本概念 | 第42-45页 |
3.1.2 LDPC码的分类 | 第45-46页 |
3.1.3 LDPC码的译码方法 | 第46-48页 |
3.2 多层编码调制系统 | 第48-54页 |
3.2.1 编码器 | 第49-51页 |
3.2.2 经典的多级译码器 | 第51-52页 |
3.2.3 多级迭代译码器 | 第52-54页 |
3.3 多层LDPC码叠加编码调制系统 | 第54-58页 |
3.3.1 编码方案 | 第54-56页 |
3.3.2 对应的译码方案 | 第56-58页 |
3.4 仿真实现 | 第58-59页 |
3.4.1 两种译码方式的仿真 | 第58页 |
3.4.2 两种编码调制系统的性能仿真 | 第58-59页 |
3.5 本章小结 | 第59-62页 |
第四章 基于BICM-ID的干扰信道叠加编码传输方案 | 第62-80页 |
4.1 干扰信道的BICM-ID传输系统 | 第62-65页 |
4.1.1 两用户弱干扰信道的BICM-ID传输系统 | 第62-65页 |
4.1.2 两用户强干扰信道的BICM-ID传输系统 | 第65页 |
4.2 基于BICM-ID改进的干扰信道叠加编码传输系统 | 第65-70页 |
4.2.1 编码方案 | 第65-67页 |
4.2.2 译码方案 | 第67-69页 |
4.2.3 传输方案的优化 | 第69-70页 |
4.3 干扰信道的高阶叠加编码调制系统 | 第70-71页 |
4.4 仿真实现 | 第71-77页 |
4.4.1 干扰信道的BICM-ID传输方案仿真实现 | 第71-73页 |
4.4.2 基于BICM-ID的干扰信道叠加编码传输方案仿真实现 | 第73-74页 |
4.4.3 高阶的叠加编码传输系统仿真实现 | 第74-75页 |
4.4.4 一些其他优化的仿真实现 | 第75-77页 |
4.5 本章小结 | 第77-80页 |
第五章 总结和展望 | 第80-82页 |
参考文献 | 第82-86页 |
致谢 | 第86-88页 |
作者简介 | 第88-89页 |