应用于物联网的微功耗大容量EEPROM的设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-24页 |
1.1 研究背景 | 第16-19页 |
1.2 国内外研究现状及发展趋势 | 第19-21页 |
1.3 论文组织结构 | 第21-24页 |
第二章 EEPROM系统架构设计 | 第24-30页 |
2.1 低功耗和大容量的重要性 | 第24-25页 |
2.1.1 低功耗的重要性 | 第24页 |
2.1.2 大容量的重要性 | 第24-25页 |
2.2 系统架构 | 第25-28页 |
2.2.1 设计指标 | 第25-26页 |
2.2.2 系统架构 | 第26-28页 |
2.3 设计难点 | 第28-29页 |
2.4 本章小结 | 第29-30页 |
第三章 EEPROM内核设计 | 第30-38页 |
3.1 存储单元 | 第30-34页 |
3.1.1 工作机理 | 第30-32页 |
3.1.2 物理结构 | 第32-33页 |
3.1.3 工作原理 | 第33-34页 |
3.2 存储阵列结构设计 | 第34-36页 |
3.3 本章小结 | 第36-38页 |
第四章 EEPROM外围电路设计 | 第38-70页 |
4.1 高压电荷泵系统设计 | 第38-58页 |
4.1.1 高压电荷泵系统架构 | 第38-39页 |
4.1.2 电荷泵内核设计 | 第39-48页 |
4.1.3 上电峰值电流抑制技术及研究 | 第48-52页 |
4.1.4 驱动时钟的产生 | 第52-53页 |
4.1.5 稳压电路 | 第53-54页 |
4.1.6 高压电荷泵系统仿真 | 第54-58页 |
4.2 灵敏放大器设计 | 第58-66页 |
4.2.1 传统灵敏放大器电路 | 第58-60页 |
4.2.2 改进灵敏放大器电路 | 第60-62页 |
4.2.3 仿真结果 | 第62-66页 |
4.3 其它外围电路设计 | 第66-69页 |
4.3.1 逻辑控制电路 | 第66-67页 |
4.3.2 译码电路 | 第67-69页 |
4.4 本章小结 | 第69-70页 |
第五章 版图设计及仿真测试 | 第70-86页 |
5.1 版图设计概述 | 第70-72页 |
5.2 EEPROM的版图设计 | 第72-74页 |
5.3 EEPROM整体仿真 | 第74-78页 |
5.3.1 仿真环境的建立 | 第74页 |
5.3.2 仿真结果 | 第74-78页 |
5.4 芯片测试分析 | 第78-84页 |
5.4.1 芯片实现 | 第78-79页 |
5.4.2 测试平台 | 第79页 |
5.4.3 测试结果 | 第79-84页 |
5.5 本章小结 | 第84-86页 |
第六章 总结与展望 | 第86-88页 |
参考文献 | 第88-92页 |
致谢 | 第92-94页 |
作者简介 | 第94-95页 |