基于FPGA的运动物体检测系统设计
摘要 | 第1-6页 |
Abstract | 第6-10页 |
第1章 绪论 | 第10-15页 |
·课题背景及意义 | 第10-11页 |
·国内外研究现状 | 第11-13页 |
·FPGA技术现状 | 第11-12页 |
·运动物体检测算法研究现状 | 第12-13页 |
·本文主要内容 | 第13-15页 |
第2章 基于FPGA的运动物体检测系统硬件设计 | 第15-25页 |
·系统整体方案设计 | 第15-17页 |
·输入信号选择 | 第15-16页 |
·基本功能要求 | 第16页 |
·系统整体架构 | 第16-17页 |
·FPGA最小系统设计 | 第17-21页 |
·XC3S500E简介 | 第17-18页 |
·电源电路 | 第18-19页 |
·复位电路 | 第19-20页 |
·系统时钟电路 | 第20页 |
·FPGA配置电路 | 第20-21页 |
·JTAG接口电路 | 第21页 |
·视频采集电路 | 第21-22页 |
·SDRAM存储电路 | 第22-23页 |
·视频输出电路 | 第23-24页 |
·本章小结 | 第24-25页 |
第3章 基于帧差法的运动物体检测算法设计 | 第25-39页 |
·运动物体检测算法研究 | 第25-28页 |
·光流法 | 第25-26页 |
·背景差法 | 第26-27页 |
·帧差法 | 第27-28页 |
·算法比较与分析 | 第28页 |
·帧差法处理流程 | 第28-29页 |
·算法设计工具与方法 | 第29-32页 |
·算法设计平台 | 第29-30页 |
·System Generator设计方法 | 第30-32页 |
·用SYSTEM GENERATOR设计帧差法 | 第32-38页 |
·建立输入/输出接口 | 第32-33页 |
·生成源视频数据 | 第33-34页 |
·构建算法模型 | 第34-36页 |
·处理目的视频数据 | 第36-37页 |
·算法硬件协同仿真 | 第37-38页 |
·本章小结 | 第38-39页 |
第4章 基于FPGA的运动物体检测系统软件设计 | 第39-57页 |
·开发工具与设计思路 | 第39-41页 |
·软件开发工具 | 第39-40页 |
·软件设计思路 | 第40-41页 |
·I~2C总线协议 | 第41-43页 |
·I~2C总线协议分析 | 第41-42页 |
·I~2C协议状态机设计 | 第42-43页 |
·视频采集模块 | 第43-46页 |
·SAA7113的初始化配置 | 第43-44页 |
·视频数据的采集 | 第44-45页 |
·视频数据的灰度化 | 第45-46页 |
·异步FIFO模块 | 第46-47页 |
·FIFO的作用 | 第46页 |
·异步FIFO模块设计 | 第46-47页 |
·SDRAM数据存储模块 | 第47-52页 |
·SDRAM工作特性 | 第47-48页 |
·SDRAM的信号与命令 | 第48-49页 |
·SDRAM读写控制器设计 | 第49-52页 |
·帧差法的VHDL实现 | 第52-55页 |
·算法的VHDL代码生成 | 第52-54页 |
·硬件资源使用情况 | 第54-55页 |
·视频输出模块 | 第55-56页 |
·本章小结 | 第56-57页 |
第5章 算法测试与模块仿真 | 第57-63页 |
·算法测试与分析 | 第57-59页 |
·简单背景下算法测试与分析 | 第57-58页 |
·复杂背景下算法测试与分析 | 第58-59页 |
·系统模块仿真 | 第59-63页 |
·I~2C总线时序仿真 | 第60页 |
·视频数据采集时序仿真 | 第60-61页 |
·异步FIFO时序仿真 | 第61页 |
·SDRAM读写时序仿真 | 第61-63页 |
总结和展望 | 第63-65页 |
参考文献 | 第65-68页 |
致谢 | 第68-69页 |
附录A 攻读学位期间所发表的学术论文 | 第69-70页 |
附录B 电路原理图 | 第70-71页 |
附录C 部分源代码 | 第71-77页 |