摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-15页 |
1.1 背景及意义 | 第9-10页 |
1.2 Sigma-delta ADC的研究情况 | 第10-13页 |
1.3 本论文研究目标 | 第13页 |
1.4 本论文结构安排 | 第13-15页 |
第二章 ADC的基本介绍 | 第15-23页 |
2.1 简介 | 第15页 |
2.2 ADC的一些性能指标 | 第15-17页 |
2.3 ADC的基本原理 | 第17-18页 |
2.4 不同类型的模数转换器简介 | 第18-22页 |
2.5 本章小结 | 第22-23页 |
第三章 SIGMA-DELTA调制器的原理分析 | 第23-35页 |
3.1 过采样和噪声整形 | 第23-26页 |
3.1.1 过采样 | 第23-24页 |
3.1.2 噪声整形 | 第24-26页 |
3.2 Sigma-delta调制器 | 第26-33页 |
3.2.1 单环Sigma-delta调制器 | 第27-29页 |
3.2.2 级联Sigma-delta调制器 | 第29-33页 |
3.3 本文所运用的完全前馈结构Sigma-delta调制器 | 第33-34页 |
3.4 总结 | 第34-35页 |
第四章 数字滤波器 | 第35-42页 |
4.1 数字滤波器的基本参数 | 第35-36页 |
4.2 FIR数字滤波器和IIR数字滤波器的介绍 | 第36-38页 |
4.3 本文抽取滤波器所采用的结构 | 第38页 |
4.4 CIC滤波器 | 第38-40页 |
4.5 半带滤波器 | 第40-41页 |
4.6 总结 | 第41-42页 |
第五章 SIGMA-DELTA ADC的系统建模 | 第42-57页 |
5.1 sigma-delta调制器的系统建模 | 第42-46页 |
5.2 sigma-delta调制器的非理想因素分析 | 第46-51页 |
5.2.1 运放的有限增益 | 第47-48页 |
5.2.2 运放的有限带宽和压摆率 | 第48-49页 |
5.2.3 时钟抖动 | 第49-50页 |
5.2.4 积分器噪声 | 第50页 |
5.2.5 其他噪声影响 | 第50-51页 |
5.2.6 加入误差后的sigma-delta调制器建模 | 第51页 |
5.3 数字滤波器的建模 | 第51-55页 |
5.3.1 CIC梳状滤波器的设计 | 第52页 |
5.3.2 第一级半带滤波器的设计 | 第52-53页 |
5.3.3 第二级半带滤波器的设计 | 第53-55页 |
5.4 sigma-delta ADC的模型系统仿真 | 第55-56页 |
5.5 小结 | 第56-57页 |
第六章 SIGMA-DELTA ADC的电路部分设计 | 第57-74页 |
6.1 sigma-delta调制器的系统电路 | 第57页 |
6.2 运算放大器 | 第57-59页 |
6.3 开关 | 第59-60页 |
6.4 积分器 | 第60-64页 |
6.5 互不交叠时钟 | 第64-65页 |
6.6 带隙基准 | 第65-67页 |
6.7 比较器 | 第67-71页 |
6.7.1 可再生比较器 | 第67-70页 |
6.7.2 锁存输出级 | 第70-71页 |
6.7.3 比较器仿真结果 | 第71页 |
6.8 加法器 | 第71-72页 |
6.9 整体电路仿真与数据处理 | 第72-73页 |
6.10 总结 | 第73-74页 |
第七章 版图设计 | 第74-77页 |
7.1 版图设计的注意事项 | 第74-75页 |
7.2 sigma-delta调制器的版图设计 | 第75-77页 |
第八章 总结 | 第77-79页 |
致谢 | 第79-80页 |
参考文献 | 第80-82页 |
攻读硕士学位期间取得的研究成果 | 第82-83页 |