基于FPGA的语音加密系统研究与设计
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 第一章 绪论 | 第8-11页 |
| 1.1 课题研究的背景和意义 | 第8-9页 |
| 1.2 国内外研究现状 | 第9页 |
| 1.3 本论文的内容 | 第9-10页 |
| 1.4 本论文创新点 | 第10页 |
| 1.5 本章小结 | 第10-11页 |
| 第二章 语音加密系统的开发平台与算法 | 第11-21页 |
| 2.1 系统硬件开发平台 | 第11-12页 |
| 2.2 FPGA 的概述 | 第12-13页 |
| 2.3 SOPC 技术 | 第13-15页 |
| 2.3.1 SOPC 技术的主要特点 | 第13页 |
| 2.3.2 SOPC 系统开发环境 | 第13-14页 |
| 2.3.3 SOPC 设计流程 | 第14-15页 |
| 2.4 AES 算法 | 第15-20页 |
| 2.4.1 AES 算法的概述 | 第15-16页 |
| 2.4.2 AES 算法的实现 | 第16-20页 |
| 2.5 本章小结 | 第20-21页 |
| 第三章 系统硬件设计 | 第21-34页 |
| 3.1 语音加密业务流程图 | 第21-22页 |
| 3.2 硬件系统结构框图 | 第22页 |
| 3.3 语音信号转换 | 第22-26页 |
| 3.3.1 WM8731 的配置 | 第22-24页 |
| 3.3.2 音频接口控制模块的设计 | 第24-26页 |
| 3.4 数据缓存模块 FIFO | 第26-27页 |
| 3.5 语音加密系统的创建 | 第27-33页 |
| 3.5.1 定制 NIOS II 系统 | 第27-31页 |
| 3.5.2 添加 PLL 模块 | 第31-32页 |
| 3.5.3 系统整体模块 | 第32-33页 |
| 3.6 本章小结 | 第33-34页 |
| 第四章 系统软件设计 | 第34-39页 |
| 4.1 系统的流程图 | 第34-35页 |
| 4.2 软件设计 | 第35-38页 |
| 4.2.1 硬件抽象层系统库 | 第35页 |
| 4.2.2 工程中的头文件 | 第35-37页 |
| 4.2.3 软件设计具体流程图 | 第37-38页 |
| 4.3 本章小结 | 第38-39页 |
| 第五章 系统测试与性能分析 | 第39-44页 |
| 5.1 系统测试 | 第39-42页 |
| 5.1.1 语音信号的获取 | 第39-40页 |
| 5.1.2 语音信号的处理 | 第40-42页 |
| 5.2 性能分析 | 第42-43页 |
| 5.3 本章小结 | 第43-44页 |
| 第六章 总结与展望 | 第44-45页 |
| 参考文献 | 第45-47页 |
| 在校期间发表的论文 | 第47-48页 |
| 致谢 | 第48页 |