毫米波雷达频率源设计
摘要 | 第3-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第9-18页 |
1.1 毫米波的特点 | 第9-10页 |
1.2 频率源技术简介 | 第10-12页 |
1.2.1 频率源技术简介 | 第10-11页 |
1.2.2 频率源技术对比 | 第11-12页 |
1.3 国内外研究情况和发展趋势 | 第12-17页 |
1.4 论文主要研究内容和结构安排 | 第17-18页 |
第二章 频率源基本工作原理及特性 | 第18-30页 |
2.1 直接数字频率合成技术工作原理及特性 | 第18-22页 |
2.1.1 DDS结构与工作原理 | 第18-20页 |
2.1.2 DDS信号频谱特性分析 | 第20-22页 |
2.2 锁相环技术工作原理及特性 | 第22-27页 |
2.2.1 PLL组成结构及原理 | 第22-24页 |
2.2.2 PLL相位噪声模型分析 | 第24-26页 |
2.2.3 锁定时间与杂散分析 | 第26-27页 |
2.3 混合式频率合成技术 | 第27-30页 |
2.3.1 DDS激励PLL方案 | 第27-28页 |
2.3.2 DDS与PLL环外混频方案 | 第28页 |
2.3.3 PLL内嵌DDS方案 | 第28-30页 |
第三章 毫米波雷达频率源系统方案设计与论证 | 第30-35页 |
3.1 频率源系统设计指标 | 第30页 |
3.2 频率源系统方案设计与论证 | 第30-33页 |
3.2.1 系统结构与方案选择 | 第30-32页 |
3.2.2 频率配置与电平规划 | 第32-33页 |
3.3 系统相位噪声理论分析与估算 | 第33页 |
3.4 毫米波信号稳定性分析 | 第33-35页 |
第四章 毫米波雷达频率源系统电路设计与实现 | 第35-53页 |
4.1 C波段全相参步进频率源设计 | 第35-43页 |
4.1.1 C波段LFM雷达激励源设计 | 第35-37页 |
4.1.2 接收第一本振源锁相环支路设计 | 第37-41页 |
4.1.3 接收第二本振锁相环支路设计 | 第41-42页 |
4.1.4 基带时钟电路设计 | 第42-43页 |
4.2 毫米波电路设计与实现 | 第43-48页 |
4.2.1 毫米波本振支路设计 | 第43-45页 |
4.2.2 毫米波上变频发射支路设计 | 第45-46页 |
4.2.3 毫米波波导滤波器设计 | 第46-47页 |
4.2.4 毫米波电路电源设计 | 第47-48页 |
4.3 系统软件设计 | 第48-51页 |
4.3.1 DDS软件设计 | 第48-50页 |
4.3.2 PLL软件设计 | 第50-51页 |
4.4 电磁兼容设计 | 第51-53页 |
第五章 毫米波雷达频率源系统测试与分析 | 第53-61页 |
5.1 整机实物图 | 第53-54页 |
5.2 测试结果与分析 | 第54-60页 |
5.2.1 接收第一本振源信号测试 | 第54-57页 |
5.2.2 接收第二本振信号测试 | 第57-58页 |
5.2.3 基带时钟信号测试 | 第58-59页 |
5.2.4 毫米波本振信号测试 | 第59-60页 |
5.2.5 毫米波LFM雷达激励信号测试 | 第60页 |
5.3 本章小结 | 第60-61页 |
第六章 结论与展望 | 第61-62页 |
6.1 总结 | 第61页 |
6.2 下一步工作展望 | 第61-62页 |
参考文献 | 第62-66页 |
作者在读期间科研成果简介 | 第66-67页 |
致谢 | 第67页 |