首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

低功耗12bit 50MS/s pipeline ADC中MDAC模块的设计

摘要第5-6页
Abstract第6页
第一章 绪论第9-15页
    1.1 论文研究背景与意义第9-10页
    1.2 国内外研究现状第10-12页
    1.3 论文研究内容与设计指标第12页
    1.4 论文组织结构第12-15页
第二章 流水线ADC概述第15-37页
    2.1 流水线ADC的工作原理第15-16页
    2.2 流水线ADC的主要模块第16-29页
        2.2.1 冗余位数字纠错算法第16-17页
        2.2.2 乘法数模转换器(MDAC)第17-21页
        2.2.3 子级模数转换器(sub_ADC)第21-22页
        2.2.4 比较器第22-23页
        2.2.5 运算放大器第23-29页
    2.3 流水线ADC中的误差源第29-36页
        2.3.1 MDAC中非理想因素第29-35页
        2.3.2 sub_ADC中非理想因素第35-36页
        2.3.3 时钟抖动第36页
    2.4 本章小结第36-37页
第三章 流水线ADC的系统设计第37-47页
    3.1 ADC的系统级低功耗设计第37-38页
        3.1.1 级间分辨率优化第37页
        3.1.2 级电容缩减优化第37-38页
    3.2 ADC性能参数分析设计第38-42页
        3.2.1 MDAC性能参数第38-39页
        3.2.2 采样电容指标第39-41页
        3.2.3 采样开关性能第41-42页
    3.3 ADC电路级低功耗设计第42-44页
        3.3.1 SHA_Less结构第42-43页
        3.3.2 多模块共享结构第43-44页
        3.3.3 低电压运算放大器第44页
    3.4 流水线ADC整体结构第44-45页
    3.5 本章小结第45-47页
第四章 MDAC电路设计第47-63页
    4.1 MDAC结构设计第47-51页
    4.2 运算放大器设计第51-57页
        4.2.1 运放的性能指标第51页
        4.2.2 运放结构选择第51-52页
        4.2.3 运算放大器的设计第52-54页
        4.2.4 共模反馈电路第54页
        4.2.5 仿真结果第54-57页
    4.3 开关设计第57-60页
        4.3.1 经典Bootstrap开关第57-59页
        4.3.2 改进的Bootstrap开关第59页
        4.3.3 仿真结果第59-60页
    4.4 时钟电路设计第60-62页
    4.5 本章小结第62-63页
第五章 版图设计与后仿真第63-75页
    5.1 ADC的版图设计第63-67页
        5.1.1 版图匹配第63-64页
        5.1.2 寄生参数第64页
        5.1.3 隔离保护第64页
        5.1.4 版图设计第64-67页
    5.2 流水线ADC的仿真与分析第67-74页
        5.2.1 流水线ADC的前仿真第67-70页
        5.2.2 流水线ADC的后仿真第70-74页
    5.3 本章小结第74-75页
第六章 总结与展望第75-77页
    6.1 论文工作总结第75-76页
    6.2 未来发展方向展望第76-77页
致谢第77-79页
参考文献第79-83页
作者简介第83页

论文共83页,点击 下载论文
上一篇:6kW功率半桥模块的寄生参数研究与优化
下一篇:CMOS及SiGe HBT LNA研究设计