北斗二代卫星导航基带信号处理芯片原型的设计与验证
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-14页 |
1.1 研究背景及意义 | 第8-9页 |
1.2 国内外发展现状 | 第9页 |
1.3 接收机基本原理 | 第9-11页 |
1.4 本文研究内容及安排 | 第11页 |
1.5 本章小结 | 第11-14页 |
第2章 北斗二代卫星导航信号与芯片原型的研究 | 第14-26页 |
2.1 北斗二代导航信号的结构 | 第14-21页 |
2.1.1 载波与多普勒频率 | 第16-17页 |
2.1.2 测距码序列 | 第17-19页 |
2.1.3 导航电文数据码 | 第19-21页 |
2.2 中频信号源的产生 | 第21-22页 |
2.3 芯片原型设计的基本框架 | 第22-25页 |
2.4 本章小结 | 第25-26页 |
第3章 北斗二代基带信号捕获及设计实现 | 第26-44页 |
3.1 传统基带信号捕获算法研究 | 第27-30页 |
3.1.1 时域串行搜索 | 第27-28页 |
3.1.2 频域并行搜索 | 第28-30页 |
3.2 匹配滤波与唐检测相结合的捕获算法 | 第30-35页 |
3.2.1 捕获算法基本原理 | 第31-33页 |
3.2.2 唐检测门限设定 | 第33-34页 |
3.2.3 捕获算法性能分析 | 第34-35页 |
3.3 捕获算法的FPGA实现过程 | 第35-42页 |
3.3.1 捕获算法实现基本原理 | 第35-37页 |
3.3.2 捕获算法实现详细模块设计 | 第37-40页 |
3.3.3 捕获算法的modelsim仿真与分析 | 第40-42页 |
3.4 本章小结 | 第42-44页 |
第4章 北斗二代基带信号跟踪及设计实现 | 第44-56页 |
4.1 基本锁相环 | 第44-48页 |
4.1.1 锁相环基本原理 | 第44-46页 |
4.1.2 环路阶数及稳态响应 | 第46-48页 |
4.2 基带信号跟踪环路 | 第48-52页 |
4.2.1 载波跟踪环路 | 第48-50页 |
4.2.2 伪码跟踪环路 | 第50-51页 |
4.2.3 环路跟踪精度分析 | 第51-52页 |
4.3 环路设计实现及仿真 | 第52-54页 |
4.4 本章小结 | 第54-56页 |
第5章 芯片原型的设计与验证 | 第56-62页 |
5.1 芯片原型方案验证的平台介绍 | 第56-57页 |
5.2 芯片原型验证平台的实现 | 第57-59页 |
5.2.1 FPGA平台电路设计 | 第58-59页 |
5.2.2 DSP及外围电路 | 第59页 |
5.3 芯片原型方案的验证实现 | 第59-61页 |
5.4 本章小结 | 第61-62页 |
结论 | 第62-64页 |
参考文献 | 第64-67页 |
致谢 | 第67页 |