基于FPGA的雷达高度表模拟器设计与实现
摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第11-16页 |
1.1 课题研究背景及意义 | 第11-12页 |
1.2 国内外研究现状及发展趋势 | 第12-15页 |
1.2.1 国外研究现状 | 第12-13页 |
1.2.2 国内研究现状 | 第13-14页 |
1.2.3 发展趋势 | 第14-15页 |
1.3 本文主要研究内容及结构安排 | 第15-16页 |
第二章 高度表回波模拟工作原理 | 第16-41页 |
2.1 目标回波模拟基本原理 | 第16-22页 |
2.1.1 点目标雷达基本方程 | 第16页 |
2.1.2 雷达高度表方程 | 第16-18页 |
2.1.3 目标回波信号模型 | 第18-20页 |
2.1.4 仿真结果分析 | 第20-22页 |
2.2 高精度数字时延方法 | 第22-25页 |
2.2.1 分数延时滤波器原理 | 第22-23页 |
2.2.2 Farrow滤波器结构 | 第23-24页 |
2.2.3 仿真结果分析 | 第24-25页 |
2.3 宽带信号并行处理方法 | 第25-33页 |
2.3.1 宽带信号调制与解调 | 第26-28页 |
2.3.2 宽带信号数字下变频 | 第28-29页 |
2.3.3 宽带信号数字上变频 | 第29-32页 |
2.3.4 仿真结果分析 | 第32-33页 |
2.4 伪随机高斯白噪声产生方法 | 第33-40页 |
2.4.1 伪随机m序列随机数产生 | 第33-34页 |
2.4.2 复合函数计算 | 第34-35页 |
2.4.3 CORDIC算法 | 第35-39页 |
2.4.4 仿真结果分析 | 第39-40页 |
2.5 本章小结 | 第40-41页 |
第三章 系统总体设计与FPGA实现 | 第41-71页 |
3.1 系统功能及技术指标 | 第41-42页 |
3.1.1 系统功能 | 第41页 |
3.1.2 技术指标 | 第41-42页 |
3.2 系统方案设计 | 第42-43页 |
3.3 射频链路设计 | 第43-44页 |
3.4 系统硬件设计 | 第44-49页 |
3.4.1 硬件总体框架 | 第44-45页 |
3.4.2 VPF7113信号处理卡简介 | 第45页 |
3.4.3 FMC126子卡简介 | 第45-47页 |
3.4.4 FMC240子卡简介 | 第47-49页 |
3.5 FPGA软件设计 | 第49-68页 |
3.5.1 ADC数据采集与处理 | 第49-50页 |
3.5.2 数字下变频 | 第50-51页 |
3.5.3 目标运动分析 | 第51-55页 |
3.5.4 目标延时 | 第55-57页 |
3.5.5 目标多普勒调制 | 第57-58页 |
3.5.6 目标幅度调制 | 第58-59页 |
3.5.7 高斯白噪声产生 | 第59-60页 |
3.5.8 数字上变频 | 第60-62页 |
3.5.9 高速DAC信号输出 | 第62-64页 |
3.5.10 系统控制单元 | 第64-68页 |
3.6 多方向目标合成与分离控制 | 第68-70页 |
3.7 本章小结 | 第70-71页 |
第四章 系统测试与性能分析 | 第71-78页 |
4.1 系统测试 | 第71-72页 |
4.2 指标性能测试 | 第72-77页 |
4.2.1 目标延时测试 | 第72-74页 |
4.2.2 目标多普勒测试 | 第74-75页 |
4.2.3 目标功率衰减测试 | 第75-76页 |
4.2.4 噪声测试 | 第76-77页 |
4.3 本章小结 | 第77-78页 |
第五章 总结与展望 | 第78-80页 |
5.1 全文总结 | 第78-79页 |
5.2 研究展望 | 第79-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-84页 |
攻读硕士学位期间取得的成果 | 第84-85页 |