摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-17页 |
1.1 研究背景及意义 | 第10-11页 |
1.2 国内外研究现状与发展趋势 | 第11-15页 |
1.2.1 脉冲合成技术 | 第11-13页 |
1.2.2 任意波形发生器脉冲产生现状 | 第13-15页 |
1.3 论文主要工作 | 第15页 |
1.4 论文章节安排 | 第15-17页 |
第二章 脉冲合成模块总体方案设计 | 第17-36页 |
2.1 脉冲合成方案分析与设计 | 第18-29页 |
2.1.1 矩形脉冲合成方案设计 | 第18-22页 |
2.1.2 非矩形脉冲合成方案设计 | 第22-26页 |
2.1.3 矩形脉宽延迟模块方案设计 | 第26-29页 |
2.2 脉冲宽度调制模块方案设计 | 第29页 |
2.3 时钟产生方案分析与设计 | 第29-32页 |
2.4 矩形脉冲边沿调节方案设计 | 第32-34页 |
2.4.1 矩形脉冲边沿时间调节基本原理 | 第32-33页 |
2.4.2 差分结构的矩形脉冲边沿时间调节方案设计 | 第33页 |
2.4.3 基于电容阵列电路的矩形脉冲边沿时间调节方案设计 | 第33-34页 |
2.5 总体方案设计 | 第34-35页 |
2.6 本章小结 | 第35-36页 |
第三章 硬件电路设计 | 第36-48页 |
3.1 FPGA芯片选型 | 第36-37页 |
3.2 时钟产生电路设计 | 第37-39页 |
3.3 脉冲波形调理电路 | 第39-46页 |
3.3.1 矩形脉冲隔离电路设计 | 第39-42页 |
3.3.2 可调恒流源电路设计 | 第42-45页 |
3.3.3 矩形脉冲边沿调节电路设计 | 第45-46页 |
3.4 模数转换器设计 | 第46-47页 |
3.5 本章小结 | 第47-48页 |
第四章 FPGA逻辑设计 | 第48-64页 |
4.1 FPGA总体逻辑框图 | 第48页 |
4.2 脉冲合成模块设计 | 第48-56页 |
4.2.1 脉宽粗调模块设计 | 第48-51页 |
4.2.2 脉宽精调模块设计 | 第51-55页 |
4.2.3 脉冲波形合成模块设计 | 第55-56页 |
4.3 脉冲宽度调制模块设计 | 第56-60页 |
4.3.1 内部调制信号产生模块设计 | 第57-59页 |
4.3.2 外部调制信号产生模块设计 | 第59-60页 |
4.4 脉冲边沿调节模块设计 | 第60-62页 |
4.5 地址译码模块设计 | 第62-63页 |
4.6 本章小结 | 第63-64页 |
第五章 测试与验证 | 第64-75页 |
5.1 测试平台搭建 | 第64-65页 |
5.2 脉冲合成模块功能及指标测试 | 第65-74页 |
5.2.1 波形频率准确度及分辨率测试 | 第65-66页 |
5.2.2 矩形脉宽分辨率及精度测试 | 第66-69页 |
5.2.3 矩形脉冲边沿时间测试 | 第69-71页 |
5.2.4 脉冲宽度调制波形测试 | 第71-72页 |
5.2.5 三角波对称性测试 | 第72-74页 |
5.3 本章小结 | 第74-75页 |
致谢 | 第75-76页 |
参考文献 | 第76-78页 |
攻读硕士学位期间取得的成果 | 第78-79页 |