基于NAND FLASH存储器的BCH编解码技术研究
摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 绪论 | 第9-15页 |
·课题背景和意义 | 第9-10页 |
·课题来源 | 第10页 |
·国内外研究现状及发展动态 | 第10-13页 |
·纠错码的发展现状 | 第10-12页 |
·NAND Flash 存储器的发展现状 | 第12-13页 |
·论文内容及工作安排 | 第13-15页 |
2 BCH 编译码器的理论基础及总体方案 | 第15-30页 |
·纠错码的概述 | 第15-17页 |
·BCH 码的代数基础 | 第17-18页 |
·BCH 码的基本理论 | 第18-28页 |
·BCH 码的构造 | 第19-20页 |
·BCH 码的编码原理 | 第20-23页 |
·BCH 码的译码原理 | 第23-28页 |
·BCH 编译码器的总体方案 | 第28-29页 |
·本章小结 | 第29-30页 |
3 BCH 码编码器的设计及硬件实现 | 第30-41页 |
·NAND FLASH 的结构特点 | 第30-32页 |
·BCH 码参数的设定 | 第32-34页 |
·BCH 编码方式的设计 | 第34-38页 |
·BCH 编码器的硬件实现 | 第38-40页 |
·本章小结 | 第40-41页 |
4 BCH 译码器的设计及硬件实现 | 第41-57页 |
·分块译码方式 | 第41-43页 |
·BCH 译码器的设计 | 第43-50页 |
·伴随式计算模块设计 | 第43-45页 |
·错误位置多项式模块设计 | 第45-48页 |
·Chien 搜索模块设计 | 第48-50页 |
·BCH 译码器的硬件实现 | 第50-56页 |
·伴随式计算模块硬件实现 | 第50-51页 |
·错误位置多项式模块的硬件实现 | 第51-53页 |
·Chien 搜索模块的硬件实现 | 第53页 |
·错误位纠正模块 | 第53-54页 |
·BCH 译码器顶层模块硬件实现 | 第54-56页 |
·本章小结 | 第56-57页 |
5 BCH 编译码器功能仿真测试 | 第57-62页 |
·仿真平台的搭建 | 第57-58页 |
·仿真测试及结果分析 | 第58-61页 |
·本章小结 | 第61-62页 |
6 总结与展望 | 第62-63页 |
参考文献 | 第63-67页 |
读硕士学位期间发表的论文及所取得的研究成果 | 第67-68页 |
致谢 | 第68-69页 |