基于FPGA的运动检测系统的设计
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-14页 |
·课题背景 | 第10-11页 |
·国内外研究现状 | 第11-12页 |
·视频监控系统研究现状 | 第11-12页 |
·FPGA发展现状 | 第12页 |
·应用前景及意义 | 第12-13页 |
·论文组织结构 | 第13-14页 |
第2章 实时图像滤波算法及实现 | 第14-24页 |
·数字图像滤波算法概述 | 第14-15页 |
·常见滤波算法原理 | 第15-17页 |
·均值滤波 | 第15-16页 |
·中值滤波 | 第16-17页 |
·高斯滤波 | 第17页 |
·快速中值滤波算法 | 第17-19页 |
·快速中值滤波 | 第17-18页 |
·改进快速中值滤波算法 | 第18-19页 |
·改进快速中值滤波算法硬件的设计 | 第19-21页 |
·实验结果和总结 | 第21-24页 |
第3章 图像缩放算法及实现 | 第24-36页 |
·数字图像缩放算法概述 | 第24-25页 |
·灰度数字图像缩放算法 | 第24-25页 |
·彩色数字图像缩放算法 | 第25页 |
·当前图像缩放算法的优劣 | 第25页 |
·图像插值理论及传统插值算法 | 第25-30页 |
·图像插值理论 | 第26-27页 |
·最近邻域插值算法 | 第27-28页 |
·双线性插值算法 | 第28-29页 |
·双三次插值算法 | 第29页 |
·其他插值算法 | 第29-30页 |
·边缘自适应图像缩放算法 | 第30-32页 |
·边缘缩放算法概述 | 第30页 |
·边缘自适应缩放算法原理 | 第30页 |
·边缘区域检测及方向角判断 | 第30-32页 |
·插值算法选取和计算 | 第32页 |
·边缘自适应缩放算法的硬件设计 | 第32-34页 |
·实验结果和总结 | 第34-36页 |
第4章 运动检测系统的FPGA实现 | 第36-57页 |
·系统整体设计方案 | 第36-37页 |
·系统设计平台 | 第37页 |
·运动检测算法的实现 | 第37-40页 |
·运动检测算法比较 | 第37-38页 |
·基于W4背景建模的背景差分法 | 第38-39页 |
·运动检测算法的硬件设计 | 第39-40页 |
·视频图像采集模块 | 第40-41页 |
·I2C总线接口设计 | 第40-41页 |
·视频数据传输设计 | 第41页 |
·格式转换模块33 | 第41-46页 |
·Bayer到RGB格式转换 | 第42-44页 |
·RGB彩色到灰度格式转换 | 第44-46页 |
·缓存模块 | 第46-48页 |
·视频显示模块 | 第48-49页 |
·NiosII系统设计 | 第49-52页 |
·SRAM读写控制器设计 | 第51页 |
·SD卡存储器底层驱动 | 第51-52页 |
·FAT32文件系统设计 | 第52页 |
·系统运行结果 | 第52-57页 |
第5章 总结与展望 | 第57-59页 |
·论文主要工作 | 第57页 |
·论文存在不足 | 第57-59页 |
致谢 | 第59-60页 |
参考文献 | 第60-63页 |
附录 | 第63-64页 |
详细摘要 | 第64-71页 |