作者简介 | 第1-4页 |
摘要 | 第4-6页 |
Abstract | 第6-9页 |
目录 | 第9-12页 |
第一章 绪论 | 第12-28页 |
·低功耗设计技术简介 | 第12-14页 |
·层次化的低功耗设计 | 第14-24页 |
·工艺级低功耗设计 | 第14-16页 |
·版图级低功耗设计 | 第16-18页 |
·电路级低功耗设计 | 第18-19页 |
·门级低功耗设计 | 第19页 |
·寄存器传输级低功耗设计 | 第19-20页 |
·体系结构级低功耗设计 | 第20-21页 |
·算法级低功耗设计 | 第21-23页 |
·系统级低功耗设计 | 第23-24页 |
·低功耗设计发展现状与论文研究背景 | 第24-26页 |
·论文研究内容与组织结构 | 第26-28页 |
第二章 针对定点乘法运算内部加法次数的优化算法研究 | 第28-52页 |
·集成电路设计领域中数字表示机制与乘法运算 | 第28-30页 |
·定点乘法运算优化的理论思想与工作原理 | 第30-33页 |
·定点乘法运算中乘法系数的优化算法 | 第33-36页 |
·数字滤波器的编码优化方法研究 | 第36-46页 |
·数字滤波器原理 | 第36-39页 |
·数字滤波器的优化理论 | 第39-42页 |
·FIR 滤波器系数的编码优化 | 第42-46页 |
·编码优化的问题以及解决方案 | 第46页 |
·集成电路前端设计中编码优化算法的硬件实现 | 第46-48页 |
·射频模块前端设计的编码优化算法研究 | 第48-51页 |
·本章小结 | 第51-52页 |
第三章 针对定点小数乘法器位宽的优化算法研究 | 第52-70页 |
·集成电路前端设计中小数运算精度 | 第52-53页 |
·小数运算的误差估值 | 第53-58页 |
·霍纳算法的误差估值 | 第53-56页 |
·补偿霍纳算法的误差估值 | 第56-58页 |
·定点小数乘法运算内部各级加法结果位宽的优化算法研究 | 第58-61页 |
·插值滤波器的缺省优化算法研究 | 第61-65页 |
·集成电路前端设计中缺省优化算法的硬件实现 | 第65-67页 |
·射频模块前端设计的缺省优化算法研究 | 第67-68页 |
·本章小结 | 第68-70页 |
第四章 优化算法的实现技术研究 | 第70-82页 |
·现阶段低功耗设计中所存在的问题 | 第70-73页 |
·针对编码优化算法的实现技术研究 | 第73-75页 |
·针对缺省优化算法的实现技术研究 | 第75-78页 |
·与现阶段实现技术的优化效果对比 | 第78-81页 |
·编码优化算法的不同实现技术对比 | 第78-79页 |
·缺省优化算法的不同实现技术对比 | 第79-81页 |
·本章小结 | 第81-82页 |
第五章 定点小数乘法器的系统级低功耗算法与实现技术研究 | 第82-102页 |
·定点小数乘法器的双重优化算法 | 第82-92页 |
·双重优化算法研究 | 第82-86页 |
·双重优化算法的效果验证 | 第86-89页 |
·双重优化算法的实现技术 | 第89-92页 |
·乘法器硬件结构的选取方案 | 第92-94页 |
·优化算法的选取原则与实现方案 | 第94-97页 |
·任意定点小数乘法器的系统级低功耗优化技术 | 第97-100页 |
·本章小结 | 第100-102页 |
第六章 结束语 | 第102-106页 |
附录 A | 第106-108页 |
附录 B | 第108-110页 |
附录 C | 第110-112页 |
附录 D | 第112-114页 |
致谢 | 第114-116页 |
参考文献 | 第116-126页 |
攻读博士学位期间的研究成果 | 第126-128页 |